您好!
当我尝试将 数据速率提高到42、7kSPS 以上时、我会得到以下错误:
根据如此高的速率下的错误、软件可能无法正确通信或可靠地交付样本。
我尝试将数据速率设置为128kSPS、并将 CLK_DIV 和 ICLK_DIV 设置为2、将 OSR 设置为32、以实现128kSPS 的数据速率。
这是否意味着软件不适合数据速率超过42、7kSPS 的情况?
此致、
Inigo
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
当我尝试将 数据速率提高到42、7kSPS 以上时、我会得到以下错误:
根据如此高的速率下的错误、软件可能无法正确通信或可靠地交付样本。
我尝试将数据速率设置为128kSPS、并将 CLK_DIV 和 ICLK_DIV 设置为2、将 OSR 设置为32、以实现128kSPS 的数据速率。
这是否意味着软件不适合数据速率超过42、7kSPS 的情况?
此致、
Inigo
您好 Inigo、
我们必须分析 ADC 转换数据、以确定在较高的数据速率下是否存在问题。 DRDYn 中断仅指示器件本身何时完成新转换。 这与 EVM 随附的软件无关。
不过、我想知道、当 CLKIN = 16.384MHz 且分频器配置如您在初始帖子中所述时、数据速率为何不是正好为128kSPS。 这可能只是示波器上的测量问题? 确保测量的是连续下降沿、而不是上升沿之间的时间。
此致、
Ryan