This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS131A04EVM:错误数据速率高于42、7kSPS

Guru**** 2386620 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1132542/ads131a04evm-error-data-rate-above-42-7ksps

器件型号:ADS131A04EVM

您好!

当我尝试将 数据速率提高到42、7kSPS 以上时、我会得到以下错误:

根据如此高的速率下的错误、软件可能无法正确通信或可靠地交付样本。

我尝试将数据速率设置为128kSPS、并将 CLK_DIV 和 ICLK_DIV 设置为2、将 OSR 设置为32、以实现128kSPS 的数据速率。

这是否意味着软件不适合数据速率超过42、7kSPS 的情况?

此致、

Inigo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Inigo、

    EVM 应该能够支持这一点、我不确定为什么会出现此警告消息。 您可以在逻辑分析仪/示波器上验证每个 SPI 帧在  DRDYn 下降沿之间的开始和结束、这表示接口运行速度足够快、可以读取所有数据、而不会丢失下一次转换。  

    让我知道数据在更快的数据速率下是否损坏、我们可以对其进行审查。

    此致、

    Ryan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    当我测量 DRDY 时、我会得到以下图像:

    我将采样频率设置为128kHz、根据图像、DRDY 的频率为133kHz。

    我认为这意味着数据不会以更快的数据速率损坏。

    此致、

    Inigo van de Loecht

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Inigo、

    我们必须分析 ADC 转换数据、以确定在较高的数据速率下是否存在问题。 DRDYn 中断仅指示器件本身何时完成新转换。 这与 EVM 随附的软件无关。  

    不过、我想知道、当 CLKIN = 16.384MHz 且分频器配置如您在初始帖子中所述时、数据速率为何不是正好为128kSPS。 这可能只是示波器上的测量问题? 确保测量的是连续下降沿、而不是上升沿之间的时间。

    此致、

    Ryan