This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J84EVM:为什么数据线会跳线?

Guru**** 2380860 points
Other Parts Discussed in Thread: DAC38J84
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1056098/dac38j84evm-why-the-data-lines-are-jumbled-up

器件型号:DAC38J84EVM
主题中讨论的其他器件:DAC38J84

您好!

从 FMC 到 DAC 的数据线路被上跳。 例如、FMC 的 DP5_C2M 连接到 RX7。 其他数据线路也是如此。 为什么它这样连接? 如果这是一个愚蠢的问题、请原谅我。

此致、

S. Majumdar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Majumdar、

    它与 TSW14J56/57 EVM 有关。 我们的 FPGA EVM 将 GPIO 映射到基于 Intel 的 FPGA 的单组、因此根据 TSW14J56/J57的使用情况映射到 DAC38j84的路由。 这是为了确保在英特尔参考设计中设置最佳计时限制。  

    -Kang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Kang,

    我尝试将 DAC38J84 EVM 连接到 Arria 10 SoC 板。 FMC 标准已经修复了数据线。 但在 DAC EVM 中、DP5_C2M 将连接到 RX7而不是 RX5 (其他数据线路也是如此)。 那么、将此 EVM 连接到 TSW14J56/57以外的 FPGA 板时、我应该怎么做?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Majumdar、

    只需确保在执行 FPGA 引脚分配时、引脚按照 IP 内核的预期正确映射。 确保每个串行器/解串器通道的数据位以及 P 和 N 顺序正确。 请记住、如果需要、可以使用 DAC 内部的寄存器设置对顺序进行扰频和解密。 这包括 P 和 N 以及数据位编号、使用寄存器地址0x3F、0x46-48、0x4A、0x5F 和0x60。  

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    很抱歉耽误你的答复。 我可以将 EVM 与 Arria 10 SoC 板连接。 非常感谢。

    此致、

    S. Majumdar