This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:Intel Arria 10的参考设计

Guru**** 2537080 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1055203/dac38rf82evm-reference-design-for-intel-arria-10

器件型号:DAC38RF82EVM

您好!

我正在尝试将可用的 Arria 10参考设计用于 Arria 10 SoC 器件。 SYNC 信号应该来自 DAC EVM、它应该是 FPGA 的输入。 顶部设计具有一个名为 TX_syncn 的输入信号。 它连接到 FPGA 引脚 E24。 E24连接到名为 SMA_CLK_OUT 的 SMA 连接器(如 Arria 10套件的原理图所示)。 同步信号是如何从 DAC 传输到 FPGA 的? 它不应该通过 FMC 来自 DAC 吗?

我在这里错过了什么? 请帮助。   

此致、

S. Majumdar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 S:

    来自 DAC EVM 上 DAC 的 SYNC 信号路由到 DAC EVM 上 FMC 连接器上的引脚 F10、F11和 F19、F20。 应相应地将这些引脚映射到 FPGA EVM 上的 FMC 连接器  

    此致、

    Neeraj  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Neeraj、您好!

    感谢您的确认。 但 TI 提供的参考设计没有来自 FMC 的任何同步输入信号! 它具有一个名为 TX_syncn 的输入信号、该信号来自名为 SMA_CLK_OUT 的 SMA 连接器。 但它应该是一个有效的设计。 因此、我必须在这里遗漏一些东西。 请帮助我理解。 我正在尝试修改此设计以与 Arria 10 SoC 配合使用。 因此、这些信息对我来说非常重要。

    此致、

    S. Majumdar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Neeraj、您好!

    此参考设计(slac771a)应与 Arria 10 dev 配合使用。 套件。 此套件的原理图显示 FMC 的引脚 F10、F11、F19和 F20未连接。 那么、SYNC 信号如何从 DAC EVM 到达 FPGA?

    此致、

    S. Majumdar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    S. Majumdar

    在 DAC 上、您需要使用寄存器0x01位15:14将 SYNC 分配到 GPO0引脚。 GPO0引脚连接到 DAC EVM 上的 J11引脚3。 然后、您需要使用电缆将 DAC EVM 上的 J11引脚3连接到连接到 FPGA 引脚 E24的 Arria 10板 SMA。 这就是我们在一起测试这两个板时建立同步连接的方法。 应将 FPGA 上的 E24设置为1.8V CMOS 电平。

    此致、

    Jim   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jim:

    非常感谢您清除混乱。 我使用的是 Arria 10 SoC 板。 F10、F11、F19和 F20连接到此板中的 FPGA。 似乎可以使用 F10、F11 (LVDS)进行同步。 在这种情况下、我不需要更改 DAC EVM 中的任何内容。

    谢谢、此致、

    S. Majumdar