This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8586S:是否可以实现最大采样率?

Guru**** 1821780 points
Other Parts Discussed in Thread: ADS8586S, ADS8686S
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1052563/ads8586s-maximum-sampling-rate-possible

器件型号:ADS8586S
主题中讨论的其他器件: ADS8686S

大家好、

我怀疑 ADS8586s 的最大采样率。 数据表中给出了该芯片的最大采样率为250ksps。 现在我的问题是、我能否以250ksps 的最大采样率同时对所有6个通道进行采样、或者如果我同时采样、每通道的最大采样率可能为41.6ksps (250/6)?  

我的理解是、如果我对所有6个通道以250ksps 的采样率进行采样、那么在一个转换周期结束时、所有6个通道的结果将准备就绪。 现在、我要做的是通过 SPI 将数据推出。 是这样吗?  

此致、

葡萄园

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vineyeth、

    ADS8686S 是一款同步采样 ADC、此 ADC 支持每通道250kSPS 的采样率。 如果使用串行接口、每个通道的转换数据将逐个移出至 SDO 线路。 但是、请注意、每个通道的数据是同时采样  的、因此被称为同步采样。 但愿这对您有所帮助。

    此致、

    戴尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Dale、

    感谢您的回答。 因此、如果我以250kSPS 的速率进行采样、我将每4uS 获得一次采样。 然后、要传输6个通道的结果、我将获得大约4uS 的数据传输时间。 因此、对于总共16 * 6位数据4us 将给出 SCLK 值4/96= 41.6ns (不考虑其他时间参数)、我猜这低于 IC 所需的最小时钟频率 tclk (50ns)。 这让我感到困惑。

    此致、

    葡萄园  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vineyeth、

    明白。 所有6个通道的数据传输 都需要 串行接口中总共16x6=96个 SCLK 时钟、因此、当根据数据表仅选择一个 DOUT 且 SCLK 为20MHz 时、 总周期时间为:

    tcycle = 64xtSCLK+ tCONV = 96x50ns+3us≈8us、因此每通道的最大采样率为125ksps。

    通过类似的计算、当同时选择 DOUTA 和 DOUTB 时、每通道的最大采样率为250kSPS。

    然而、ADS8586Sdevice 实际上支持50MHz 的最大 SCLK 频率、因此实际仅使用一条 DOUT 线路即可支持250kSPS 采样率。 应在下一个修订版本中更新数据表。

    此致、

    戴尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Dale、

    感谢您的回答和详细解释。 我现在明白了。

    此致、

    葡萄园