This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ5200RF:添加了 ADC 超范围检测阐述

Guru**** 2442090 points
Other Parts Discussed in Thread: ADC12DJ5200RF

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification

器件型号:ADC12DJ5200RF

请参阅电流数据表的第7.3.3.4节、SLVSEN9B (第71页):

请确认 ORA0、ORA1引脚被驱动为高电平、即使一个采样高于 OVR_T0、OVR_T1阈值电平也是如此

2.请确认如果 ORA0、ORA1被驱动为高电平、它们在表7-3中由 OVR_N 设置的 DEVCLK 周期数内保持高电平

   例如,ORA0、1引脚的脉冲基本上会使配置的从最后一 个 ORA0、1事件触发的 DEVCLK 周期数增加

3.如果 ADC12DJ5200RF 在5.2Gsps 的单通道模式下运行、那么出于上述扩展时间的目的、DEVCLK 是否= 10.4GHz (根据表7-5)?

   ----如果情况如此,假设 OVR_N = 7,则 CHA 上的单个超范围样本将产生1024 *(1/10.4G)= 98.46nsec 的 ORA0,1脉冲长度

   ---或者 ,CHA 上的单个超范围样本会产生1024 *(1/5.2G)= 196.9nsec 的 ORA0.1脉冲长度

假设我们处于 JMODE 24 (CS=1、8倍抽取、单通道)、在5.2GHz 输入时钟下进行采样。 如果我们得到超范围、ORA0、1位是否仍然置位、通道 A 采样的 LSB 是否也置位?

5.如表7-4所示,上述"3&4"的情况,监测期是指什么?  

   ---这是否意味着当检测到超范围时,抽取的传输数据 LSB 将“拉伸”2^7 = 128个 ADC 样本? ( 在10.4GHz 时、FCLK = 5.2GHZ 还是 DEVCLK)?

谢谢!

Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    [引用 userid="1055" URL"~/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification ]1. 请确认 ORA0、ORA1引脚被驱动为高电平、即使一个采样高于 OVR_T0、OVR_T1阈值电平[/QUERPLET]

    是的  

    [引用 userid="1055" URL"~/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification "]

    2.请确认如果 ORA0、ORA1被驱动为高电平、它们在表7-3中由 OVR_N 设置的 DEVCLK 周期数内保持高电平

       例如,ORA0、1引脚的脉冲基本上会使配置的从最后一 个 ORA0、1事件触发的 DEVCLK 周期数增加

    [/报价]

    是的

    [引用 userid="1055" URL"~/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification "]

    。 如果 ADC12DJ5200RF 在5.2Gsps 的单通道模式下运行、那么出于上述扩展时间的目的、DEVCLK 是否= 10.4GHz (根据表7-5)?

       ----如果情况如此,假设 OVR_N = 7,则 CHA 上的单个超范围样本将产生1024 *(1/10.4G)= 98.46nsec 的 ORA0,1脉冲长度

       ---或者 ,CHA 上的单个超范围样本会产生1024 *(1/5.2G)= 196.9nsec 的 ORA0.1脉冲长度

    [/报价]

    无脉冲展宽基于 Dev clk 频率(5.2GHz)、而不是基于采样率。  

       正确的情况是 CHA 上的单个超范围样本会产生1024 *(1/5.2G)= 196.9nsec 的 ORA0、1脉冲长度

    [引用 userid="1055" URL"~/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification ]4. 假设我们处于 JMODE 24 (CS=1、8倍抽取、单通道)中、在5.2GHz 输入时钟下进行采样。 如果我们得到超范围、ORA0、1位是否仍然置位、通道 A 采样的 LSB 是否也置位?

    是的、ORA0引脚变为高电平、OVERRANGE 也会设置 CHA 的 LSB。  

    [引用 userid="1055" URL"~/support/data-converters-group/data-converters/f/data-converters-forum/1051001/adc12dj5200rf-adc-overrange-detection-clarification "]

    至於上文第3及4段所述的情况,表7至4所指的监察期是甚么?  

       ---这是否意味着当检测到超范围时,抽取的传输数据 LSB 将“拉伸”2^7 = 128个 ADC 样本? ( 在10.4GHz 时、FCLK = 5.2GHZ 还是 DEVCLK)?

    [/报价]

    监测周期表示脉冲将被拉伸的时间量。 它基于开发时钟频率5.2GHz。

    此致、
    Neeraj