This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS112C04:SCL 启动时的噪声。

Guru**** 2585245 points
Other Parts Discussed in Thread: ADS112C04

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1044071/ads112c04-noise-at-startup-of-scl

器件型号:ADS112C04

大家好、

SCL 开始时有噪声。
这是问题吗?
我很担心、因为数据表中的高电平信号没有固定时间。



此致。
Kengo。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kengo、

    波形 具有非常合理的噪声、上升时间看起来也是归档的。  对于噪声、您应该查看逻辑阈值以查看此噪声是否会导致逻辑错误。  对于 ADS112C04、逻辑阈值为 VIL =低于0.3DVDD、VIH =高于0.7DVDD。  对于标准和快速模式的 I2C、上升时间分别为1000ns 和300ns。  您可能需要查看我们有关 i2c 的培训材料。  它涵盖了许多与您的问题类似的有用主题:  https://training.ti.com/introduction-i2c-advanced-topics?context=1139747-1140267-1128375-1146616-1148023  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    艺术、

    感谢你的答复。
    我知道波形正常。

    在数据表中,VIH 为0.7*DVDD 为最小值。
    那么, 根据具体情况,是否有必要用0.9*DVDD 来判断高电平?
    换言之,我想知道0.7 *DVDD 是否绝对被认为是高电平。

    另外、您 能告诉我如何在 ADS112C04中判断 SCL 信号吗?
    我的客户发现 VDD 也有噪声。
    是否从 DVDD 中减去 SCL 并由比较器进行判断?
    如果是、则可能是我的电路在阈值限值处出现故障。

    此致。
    Kengo。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kengo、

    任何高于0.7VDD 的值都将被解释为逻辑高电平。  0.6VDD 也有可能被互操作为一个逻辑高电平、但是这并未被指定。  因此、当数字信号通过0.7VDD 电平时、您可以确定其将作为逻辑高电平进行互操作。

    所附示为逻辑阈值工作原理的示例。  我希望这有助澄清问题。  首先、您需要知道什么是 DVDD。  在本例中、DVDD=5V。  这会将逻辑阈值设置为0.3*5=1.5V,而0.7*5=3.5V。  如果信号高于3.5V、则为逻辑高电平;如果低于1.5V、则为逻辑低电平;如果信号介于1.5V 和3.5V 之间、则为不确定状态。  当信号从低电平转换为高电平时、它将经历决定性状态。  它不应在“很长”的时间内保持这种状态。  这就是存在上升时间规格的原因。  因此、对于 i2c、标准模式的上升时间需要小于1000ns、快速模式的上升时间需要小于300ns。  图中显示了可能出现的问题、这些问题会形成进入决定性状态的噪声以及较长的上升时间。  单击图像以获得更好的分辨率。  但愿这对您有所帮助。

    来回答您的第二个问题。  是的、DVDD 上的噪声将影响逻辑阈值。  如果 DVDD 降至较低的电压、则逻辑阈值也会下降。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    艺术、

    非常感谢您的评论。

    我了解阈值。

    我对 判断 SCL 的电路内部结构有疑问。
    是否从 VDD 中减去 SCL 及其由比较器确定的值?
    我断开电路。



    请给我评论。

    此致。
    Kengo。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kengo、

     该阈值 由 DVDD 设置。  只需将您的信号与 DVDD 设置的逻辑电平进行比较即可。 我希望下图对您有所帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    艺术、

    感谢你的答复。

    我有一个简单的问题。
     不确定状态是否有时间限制或标准时间?



    此致。
    Kengo。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kengo、

    是的。  对于 I2C、时间限制定义为上升时间。  对于标准和快速模式、分别为1000ns 和300ns。