This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1212:/DRDY 保持高电平

Guru**** 1127450 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1015935/ads1212-drdy-remains-high

器件型号:ADS1212

您好!

我的客户需要帮助。

布线如下:AINP 连接到模拟电压输入;AINN 连接到接地;AGND 连接到模拟接地;Vbias 悬空;CS 连接到 MCU;DSYNC 连接到+ 5V;XIN 输入2MHz 有源晶体振荡器信号;XOUT 悬空;DGND 连接到数字接地; DVDD 连接到+ 5V; SCLK\ SDIO\ SDOUT\ DRDY 连接至 MCU; MODE 连接至模拟接地;AVDD 连接至+ 5V;REFIN 和 REFOUT 通过电容器接地。

根据数据表、如果电压 上升速率为 50V/s、则 ADS1212将自动初始化。  我失败了、 DRDY 保持高电平。  我使用 了数据表中推荐的方法 来输入特殊的 SCLK 信号。 但我失败了、DRDY 保持高电平)。 SCLK 脉冲时间为512txin < t1 < 800txin;10txin < t2;1024txin < t3 < 1800txin;2048txin < t4 < 2400txin。 我将时间设置为:t1 = 350us;t2 = 20us;t3 = 700us;t4 = 1100us (ADS1212 晶体振荡器2MHz);没有数据被写入 CMR 寄存 器(对于 DRDY、从不为低电平)。

请帮助。 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Chong Yu、

    我看不到连接有什么问题、复位 SCLK 时序似乎可以接受该时序。  AVDD 和 DVDD 电源都必须处于标称工作电压并将 DSYNC 拉至高电平。  我建议验证器件引脚上是否存在这些电压。  使用示波器、我还建议验证器件引脚上的振荡器是否也在预期频率下工作。  如果电源和时钟符合预期、则使用示波器监控 DRDY 引脚。  您应该会看到 DRDY 引脚切换。

    我还建议使用示波器或逻辑分析仪验证复位序列。  您可以向我发送的任何示波器图也有助于进行故障排除。  这是试验电路板上的原型设计解决方案吗?  如果是、我还能看到设置的一些照片吗?

    此致、

    Bob B