This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102QML-SP:断电期间是否需要 VA/VD 电源定序?

Guru**** 2380860 points
Other Parts Discussed in Thread: ADC128S102EVM, LM4120
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1026262/adc128s102qml-sp-is-va-vd-power-sequencing-required-during-power-down

器件型号:ADC128S102QML-SP
主题中讨论的其他器件:ADC128S102EVMLM4120

大家好、我计划在航天应用中使用此组件、并希望更好地了解在断电期间保护器件的建议设计指南。

我在该数据表中看到、VD 必须小于 VA + 300mV、最大值为6.5V。

为了为 ADC 供电、我有两个单独的3.3V LDO、其中 VD 被调整为略低于 VA 标称值。 此外、这些 LDO 在上电期间进行定序、以便 VA 始终首先上电。

在断电期间、该设计目前不提供任何定序或其他控制来防止 VD 超过 VA。 在这种情况下、建议的设计指南是什么?

我最初的假设是、在断电期间不需要电源定序或其他一些控制、因为没有有效的电源将电流驱动到 ADC 以造成损坏。 只有 LDO 的输出电容(每个电容约15uF)。

TI 工程团队是否会进一步提供上述内容是否合适的理由?

谢谢、

Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex、您好!

    我们有一个有关此主题的常见问题解答、是的、断电序列还必须遵守 VD 小于 VA 的要求。  https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/988726/faq-adc128s102qml-sp-power-down-sequence

    如果 VD 电压高于 VA 电压超过二极管压降(0.3V)、则会导通类似二极管的内部结构、根据连接到 VA 的其他结构、这可能导致大电流、从而损坏产品。  请注意、15uF 电容器可以轻松输出大于10mA 的瞬态电流、我们通常为类似的内部结构指定的瞬态电流不会在正常运行期间传导电流。

    按成效顺序提出的建议如下:

    • 1)  安排一些电源定序、以便 VD 电压在 VA 电压之前斜降
      • 这可以通过控制 LDO 使能信号以先禁用 VD 信号和/或来加以协调
      • 通过添加电路来更快地对 VD 节点的 GND 进行放电、从而强制其放电速度快于 VA。
    • 2)  提供一种方法、将 VD >(VA+0.3V)时可能的电流限制为小于10mA 的电流。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、Collin。 我需要在我的结尾完成这项工作;您的选项1b 可能是我们的最佳选择。 如果我在接下来的几天内有任何后续问题、我想暂时将此问题留待解决。 Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex、您好!

    明白了、我们会将其保持打开状态。  只需回复、我就会收到通知。  如果您愿意、我们可以在此时进行私人讨论、因为我非常想了解您可以分享的有关您在设计中如何使用 ADC128S102-SP 的更多信息。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Collin、

    我查看了 TI 提供的 ADC128S102CVAL 评估板、并认为原理图很有趣: https://www.ti.com/lit/ug/snau093/snau093.pdf

    似乎可以选择安装运算放大器 U3来生成相对于 VA 的 VD 电源、但文档显示未安装 U3、VD 可以直接连接到 VA 或由用户单独驱动。

    虽然我的电流设计使用 LDO 而不是运算放大器、但我认为工作原理并没有显著不同。 诚然、我的电容可能比评估板上的电容更大、但我无法肯定地说、因为没有指定 C19/C21值!

    不填充 U3背后的动机是什么? 它与我有关断电电源定序的问题是否相关?

    Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Alexander、

    老实说、我不太熟悉这个评估板的设计决策、因为它在几年前就从 TI 淘汰了。  一些文档和电路板通常仍然位于网站上、我们会尽可能地回答问题。  

    在查看用户指南和原理图后、我同意不为此构建填充 U3。 由于 VD 信号有意从 VA 信号延迟、因此在断电期间几乎不会违反 VD <= VA 的条件。

    应确定一种解决方案、即在 VD 之前打开 VA、在 VA 之前关闭 VD。  U3电路可实现第一个目标、而不是第二个目标。  避免使用此 U3解决方案的另一个原因是、与 LDO 不同、运算放大器通常会在启动期间对电源轨产生干扰、这也可能导致 VA 和 VD 出现意外电压。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    啊、我没有意识到我所连接的评估板已经过时了。

    再看一下、我找到了一个有源评估板 ADC128S102EVM (https://www.ti.com/lit/ug/snau167/snau167.pdf)。 它似乎被设计成与 LaunchPad 开发套件 MSP430F5529LP (https://www.ti.com/lit/ug/slau533d/slau533d.pdf)兼容。

    评估板用户指南建议 ADC 由通过 LDO (LM4120)直接从 Launchpad USB 的5V 输入进行调节的3.3VA 供电。 3.3VD 电源来自 LaunchPad SMPS (TPS62237)、后者也由相同的5V 电源供电。

    我不确定此设计是否也在断电期间尊重 VD < VA + 300mV 的限制。 假设3.3VD 输出电容比3.3VA 输出电容大20倍、 如果数字和模拟电源负载大致相等、则断电期间可能会导致明显的电压不平衡。

    LaunchPad +评估板设计是否有效的理由是数字电源负载在断电期间将超过模拟电源负载、从而不会发生不利的电压不平衡? 如果这是一个可以提出的论点、我想理解、以便我可以在我的结尾提出类似的理由

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Colin、

    我不确定您是否收到了我11天前提出的最新问题、但我想告诉您、我当前的行动计划是在 DVCC 和 AVCC 之间安装肖特基势垒二极管(器件型号:Microsemi 1N6857UR-1)。 我可以包含一个串联的铁氧体磁珠、以衰减任何可能泄漏的高频噪声。

    谢谢、Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    最好不要试图对 ADC128S102EVM 做出的一些决策进行逆向工程、因为它是在我们的团队为这些产品提供支持之前创建的。  依赖数字电流下拉 DVDD 节点必须在系统级进行测试。  电源定序始终是最佳选择、但我们知道这并非总是可行的。

    您提到的解决方案应在生产前进行测试、但应能正常工作。  当 AVDD 在 DVDD 之前斜升时、二极管不应导通、并且会在断电期间将 DVDD 放电至 AVDD 路径。  如果 AVDD 路径能够正确灌入所需的 DVDD 电流、则 DVDD 引脚应保持在外部二极管的二极管压降范围内。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Collin、

    很遗憾听到没有人从 TI 的 EVM 产品中获得技术见解。 感谢您对二极管解决方案的同意;我将构建一个开发单元、以便通过测试验证该解决方案。

    最好、Alex