This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC08DL502:LVDS 输出电压规格与 ADC08D502

Guru**** 2361250 points
Other Parts Discussed in Thread: ADC08DL502, ADC08D502
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1158440/adc08dl502-lvds-output-voltage-specification-versus-adc08d502

器件型号:ADC08DL502
主题中讨论的其他器件: ADC08D502

您好!

我想将使用1.8V 电源为 VA 和 VDR 供电的 ADC08DL502连接到 Xilinx Artix-7 FPGA。

我注意到、与 IEEE LVDS 标准相比、ADC08DL502/ADC08D502 LVDS 输出的差分电压规格相当高。 我还注意到两个 ADC 的数据表在 LVDS 输出差分电压的定义中存在差异。 "L"器件定义是 LVDS 线路之间差异的两倍、而 ADC08DL502指定该值仅是 LVDS 线路之间的差异。

ADC08DL502:
ADC08DL502 LVDS output voltage definition

ADC08D502:
ADC08D502 LVDS output voltage definition

但是、两个器件之间的规格值本身相似:

ADC08DL502:
ADC08DL502 LVDS output voltage specs

ADC08D502:
ADC08D502 LVDS output voltage specs

在我的应用中、指定为两条 LVDS 线路之间差异的 FPGA 的最大值为600mV。 因此、看起来"L" ADC 兼容、而 ADC08D502不兼容。

每个 ADC 的定义是否正确?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    射线、

    根据 TIA/EIA-644 LVDS 标准、LVDS CM 典型值为1.2V、最小摆幅为200mV、最大摆幅为1.25V。 对于这两个器件、如果将 VBG 连接到 VA、则输出的共模将设置为1.2V、并且摆幅应在规格范围内。 不确定 Xilinx 器件的共模规格是多少、但如果它较低、您只需悬空 VBG 即可提供0.8V 的共模。

    此致、

    Jim