尊敬的 TI 团队:
我有一个定制电路板 PCB、我想在 CMRR 和输入基准电压噪声方面进行表征。
CMRR:
我已经阅读过这篇文章 、借助下面附加的原理图设置、使用右腿驱动放大器改进共模抑制。

信号发生器:我不明白为什么信号发生器配置为20V。 这会使 ADC 饱和、相反、我要确保信号保持在输入共模范围内:0.3V 至2.5V (因为我使用0-2.8V 模拟电源)。 我要将频率设置为我要测量 CMRR 的频率、该频率为50Hz、但也要低于50Hz、以考虑运动伪影。
电极:根据我的理解、我们应该连接电极-皮肤接触阻抗的等效 RC 电路、而不是连接电极。 我知道51kOhm 和47nF 是典型值(用于标准、但此处仅用于测试)、但调整为适合自己的设计是有道理的?
信号发生器连接:您能否确认信号发生器接地是否应连接到 AVSS? 此外、我不理解为什么该文档中说 S1开关应打开、S2关闭。 也许规范中说要这样做、但从我的理解来看、目标是对正负通道引线施加共模电压。 不平衡只应来自信号路径的不匹配(而不是因为一个是悬空的、而另一个不是)。
其他通道:为了测量 CMRR、我知道实际只使用了一个通道(图中的 CH2)。 但在该图中、显示了其他通道对电压 VCM 短路。 该电压是否应为模拟中间电源(AVSS+AVDD)/2?
RLD 配置:如果在没有 RLD 的情况下测量 CMRR、则应将其关闭并悬空、而如果使用 RLD 测量 CMRR、则应处于活动状态、并且仅作为输入有源通道(图中的 CH2)并连接到信号发生器输出、对吧?
计算:建议在125SPS 下采样多少个? 我知道应绘制 FFT。 然后、CMRR 应该是测试频率下 FFT 峰值除以 ADS1292增益和信号发生器振幅的比值:换句话说、CMRR_dB= 20log (FFT_PEAK/(GAIN*V_IN))。 我是对的吗?
输入参考噪声:
我想绘制一条曲线、就像这个曲线

为此、我假设未使用 RLD、并且除1之外的所有通道都保持悬空、同时有源通道短接。 如果通道短接至 AVSS (或几乎相同、如果短接至取决于 Vref 的电压)、则测量的输入参考电压噪声将对应于上图中的 Vin=0、 然后、如果信号发生器用作直流电源(接地端连接到 AVSS)、以在独立于 Vref 的电压下使通道短路、则在使用不同的电压值进行测试后、应获得上述曲线图。 我是对的吗? 顺便说一下、数据表中 ADS1292的输入参考噪声值是在输入对地短路的情况下完成的、也就是说不考虑内部基准输出参考噪声?
此致