This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1256:使用8MHz 晶体对50Hz 和60Hz 滤波有何影响?

Guru**** 2393725 points
Other Parts Discussed in Thread: ADS1256, ADS1261

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1038291/ads1256-using-8-mhz-crystal-what-effect-on-50-and-60-hz-filtering

器件型号:ADS1256
主题中讨论的其他器件: ADS1261

我有一个使用 ADS1256的现有设计、它具有一个8.00 MHz 的晶体。   标称值为7.68MHz。  这与4.2%不同、但它对50和60 Hz 的陷波有何影响?   我制作了一个简单的电子表格来缩放所有值、如果线路噪声抗扰度是一个问题、它看起来不像8MHz 是一个好选择。  真的是这样吗?

实际上、我一次只关心其中一个值(50Hz 或60Hz)、并且我可以知道在本地使用哪一个、以便我可以对此进行优化。

数据表中的表17指出、8.0MHz 是可以接受的、但在陷波滤波方面、它是否能够以这种方式工作。   我的最终环境将是一个工业木材工厂、周围有很多60 Hz 电机。  在空气中有典型办公噪音的50 Hz 环境中、将在海外进行评估。

除了第32页上为 DRATE 寄存器列出的标准16值外、看起来我不能真正调整采样率。  有关确保仅使用显示的值的描述非常具体。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Dave、

    正如您正确地注意到的、输出数据速率随主时钟频率(fCLK)而变化、这意味着 sinc 滤波器频率会相应地发生偏移。 因此、将 fCLK 选择为7.68MHz 标称频率以外的任何频率将不会产生非常好的50/60Hz 抑制。

    您可以使用 ADS1256计算器工具、特别是"Digital Filter"选项卡: https://www.ti.com/lit/zip/sbac145、将此行为可视化

    我包含了下面这个工具中的一个图像、其中我已将 fCLK 频率更改为8MHz。 您可以看到、50Hz 下的衰减从-33dB 下降到-24dB 左右。

    我知道这是一种现有设计、但您也可以查看 ADS1261、它是 ADS1256的下一代版本。 与 ADS1256相比、ADS1261具有更好的50/60Hz 抑制、尤其是在标称值下。 如果您想比较两个器件(标称值和略有不同的 fCLK 条件下)之间的性能、ADS1261也有类似的计算器工具。 ADS1261还附带集成振荡器、因此您无需外部时钟。

    布莱恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、谢谢。  我没有意识到您有一个电子表格、非常有用。   

    你告诉我我我的期望是什么。  我可以使用电子表格进行选择并提供选项、以帮助指导我。

    理想情况下、晶体将更改为7.68MHz、问题得到解决。  这是我的原理图上显示的值、但有人决定节省一点资金或时间、而替换这个晶体、因为它在数据表中的推荐值列表中。

    如果数据表中提供了一条语句来指示替代值的副作用、这将很有帮助。  是的、数据表在该部分明确指示了实现最佳电源线路噪声抗扰度的设计频率。  是的、此部件将正常工作、并且符合8.0 MHz 的规格。 但是、系统会产生影响。  在构建和部署系统之前、很难告诉人们会产生什么样的噪声影响。  有时它是看不见的,有时它是一个不可逾越的障碍。  直到您到达那里、您永远不会知道。  以前使用此板的团队从未看到过或从未注意到过、但这可能不是我们的经验。