This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:采用 KCU105的电路板设置

Guru**** 2381710 points
Other Parts Discussed in Thread: DAC38RF82EVM, DAC38RF82, LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1035939/dac38rf82evm-board-setup-with-kcu105

器件型号:DAC38RF82EVM
主题中讨论的其他器件: DAC38RF82LMK04828

您好!

我开始使用通过 FMC 连接器连接到 KCU105的 DAC38RF82EVM。

我遵循 "stla7-11 - 2017年3月"文件、以便有一个可行的起点。

我遵循了第4、6和7.6.2节(DAC38RF82EVM 的 PLL 模式)。

一切似乎都正常、我可以执行此类部分中所述的所有配置、但最后我没有获得1.9592GHz 信号。

工具版本为:

 HSDC 专业版:v5.2

 - DAC38RF8x:v3p1/构建日期:2020年2月4日

 Vivado:我已经尝试过2016.3和2021.2

我已经检查 了 DAC38RF82EVM 的跳线设置:

JP1:分流器2-3

JP2:分流器1-2

JP3/JP8/JP9/JP10/J11/J22:开路

J23:分流器1-2、3-4、5-6 7-8

我应该进行哪些检查来缩小问题的范围?

谢谢、

 Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    分流器 JP10应短接。 请参阅第7.6.1节第2步。  

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    感谢您的回答。

    我遵循第7.6.2节(PLL 模式)、因为第7.6.1节需要6GHz 信号发生器、而且我手头没有这种发生器。

    这´s 我让 JP10保持开路的原因。 但是、如果您可以为不需要此类高频的外部时钟模式提供成熟的设置(低于4GHz 就好了)、我会尝试它。

    谢谢、

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    使用4GHz 时钟并在快速开始菜单中输入4000来代替6000、然后重新使用所有现有值。 在 HSDC 专业 GUI 中、您输入的数据速率现在将为250MHz。

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    我n´t 使用2GHz 时钟、因为我的信号发生器达到14dBm @ 4GHz。  那么、我有一个14dBm @ 2GHz 时钟。  我在"快速入门"选项卡中输入了2000、取代了6000、并重复使用了所有其他值、如您所说。 在 HSDC 专业 GUI 中、我输入了125m 作为采样率。 遗憾的是、我仍然看不到 J6上的任何输出。  我已经检查了 JP10是否是分流器。

    此时、我可以执行哪些检查?

    此致、  

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Jim、

    另一方面、我还在尝试根据"KCU105 DAC38RF82 JESD 参考设计用户指南"从 DAC EVM 获取一些信号。  因此、我已经为项目 KCU105_7p68G_RefDesign 使用 Vivado 2020.1生成了一个位流。  我仍然没有输出。  在这种情况下、在配置 DAC 并对 KCU105进行编程之后:

     -我按 SW5。  之后、LED0亮起、LED4闪烁。   

     - 然后、我按下"Reset DAC JESD Core & SYSREF trigger"。  之后、LED0和 LED4都关闭、我没有输出信号。

    欢迎您提出有关这两种设置(slau711或"KCU105 DAC38RF82 JESD 参考设计用户指南")的任何想法。

    此致、

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    按照第7.6.2节中的步骤返回 PLL 模式。 单击"PLL 自动调优"按钮后、请按照所附幻灯片中的步骤操作。 如果您可以得到100MHz 音调、这将验证 DAC 时钟设置是否正确。 如果该测试通过、请返回"DACa"选项卡、并根据用户指南设置参数、如图31所示。 按下"复位 DAC JESD 内核和 SYSREF 触发器"后、报告 KCU105上 LED 的状态。

    如果 DAC 未通过仅 NCO 测试、则可能是输入时钟源出现问题。

    此致、

    Jime2e.ti.com/.../DAC38RF82_5F00_NCO_5F00_Only_5F00_Test_5F00_100MHz.pptx  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    非常感谢您的回复。

    我得到100MHz 信号。 这是 EVM 发出的第一个信号...再次感谢。

    按下 "复位 DAC JESD 内核和 SYSREF 触发器"后、这是 LED 的状态:

    - LED0、LED1、LED2:关闭

    - LED3:闪烁

    - LED4:闪烁速度快于 LED3

    - LED5:关闭

    - LED6:闪烁(其速率似乎与 LED4相同)

    - LED7:亮起

    此致、

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    一切看起来都正确。 同步的状态是什么? 您现在是否收到任何 DAC 警报或错误?

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../DAC38RF8x-EVM-screenshots.pptx

    Jim、

    如果您参考 EVM 上标有"JESD SYNC"的 LED、则表示它已关闭。  所有这些 LED 均关闭:PLL2 LOCK / STAT0 / STAT1 / LMK LOCK / SPARE 1 / SPARE 2 / JESD SYNC。

    在警报监控选项卡中、我已按下"Read Errors"、但没有收到错误。

    关于 KCU105上的 LED:完成第7.6.2节(slau711)的所有步骤后、所有 LED 都保持在我之前报告的状态、例如 LED7、指示灯熄灭。

    我已附上 DAC EVM 配置工具的屏幕截图。 请检查一下。

    此致、  

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    监控与 Vivado 的同步。 同步 LED 没有任何提示。 您是否在两个"Dig (诊断)"选项卡中单击了"Update NCO"(更新 NCO)?  

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    我正在对 HSDC Pro v5.20 (KCU105_TI_DHCP.bit)附带的位流进行编程、因此我没有任何调试探针文件来监控同步。

    如果您可以提供一种方法来实现它、那将非常好。

    在之前的屏幕截图中、我只针对 DAC A 单击了"update NCO"、因为这是我唯一打算使用的屏幕截图。

    此致、

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    我最终会生成测试信号。  我注意到、在选项卡 LMK04828 ->时钟输出中、已选中 CLKout 0和1的"SDCLKout_PD"框。  现在、我每次按下"Reset DAC JESD Core & SYSREF trigger"时都将取消选中它、并生成测试信号。

    我现在的观点是、我没有看到1.9592 GHz 的音调。 我看到的是1.96025 GHz。  我正在回顾这一点。

    也许、仍然存在一些配置错误、只是未检查 CLKout 0和1的'DCLKout_PD'。  欢迎提出任何意见。

    此致、

     Miguel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    米格尔

    输出应为测试频率输入加上 NCO 设置。 输入音调、NCO 和 DAC CLK 的频率是多少? 如果使用 DAC PLL、基准时钟的频率是多少? 基准时钟是否足够关闭、从而导致您看到什么?

    当您按下 RESET DAC JESD 来关闭 SYSREF 时、GUI 会将 SDCLKout_PD 设置为1、一旦建立链路、就不需要该设置。 我认为这不会导致您看到的频率差异。

    此致、

    Jim   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    频率差的问题已经解决、这是由我的设置造成的。

    现在、我可以根据 'slla711 - 2017年3月'文档生成测试信号。  唯一的区别是、我必须为 CLKout 0和1取消选中 SDCLKout_PD、每次我按下"Reset DAC JESD Core & SYSREF trigger"(重置 DAC JESD 内核和 SYSREF 触发器)时。

    感谢您的支持。

    此致、

     Miguel