This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1256:从 DIN 到 DOUT 的 SPI 时序

Guru**** 2535750 points
Other Parts Discussed in Thread: ADS124S08, ADS1256

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1036323/ads1256-spi-timing-from-din-to-dout

器件型号:ADS1256
主题中讨论的其他器件:ADS124S08

您好!  

我从离开公司的人那里继承了代码、我正在接受代码。

该代码是 采用 VHDL 的 ADS1256的 SPI 驱动器、我现在将对其进行调整以适应 ADS124S08

因此,我想知道以下等效项:

T6 :从 DIN 的最后一个 SCLK 边沿到 DOUT 的第一个 SCLK 上升边沿的延迟:RDATA、RDATAC、
50 τCLKIN 的 RREG 命令

在  ADS124S08中... 我没有找到等效的时序  

 

谢谢你  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、西里尔、

    ADS124S08没有等效的延迟时间。 您可以在 ADS124S08数据表的表7.6中看到、"字节或命令之间的延迟时间"为0ns。 此外、第9.5.4.2节显示并说明 DOUT 上的数据发生在 DIN 上发出命令后的第一个 SCLK 上升沿。

    布莱恩