主题中讨论的其他器件: LMK04828
大家好、
您能否检查以下请求并提供建议:
"
如果可能、我想问一些有关 TI ADS54J60芯片的问题。 获取在 ADS54J60数据表中表示的 SFDR 值时出现问题。
-我们使用250MHz ADC 参考时钟、它是 LMK04828芯片的输出。
- SYSREF 脉冲也可使用 LMK04828生成。 我们根据 SYSREF = LMFC/2^N 计算了 SYSREF 频率 选择 N=4、(FS/4)/K =>(1000/4)/16 = 3.90625MHz。
-我们使用4244 LMFS 配置以及数据表中给出的相应 DDC 模式和 JESD 链接属性。 您可以找到所附的寄存器配置(ADC_CONFIG.txt)。
- Fs/4噪声似乎可以接受(大约~90dBFS)。
但是、我们的 SFDR 不如数据表所提供的那样精细。 即使施加0dBFS 信号、我们的最大 SFDR 也约为53dB。 我们始终观察到谐波杂散(我认为它是一个二次谐波、以某种方式混叠)、其原始信号的带宽为2倍。
我还附加了 ADC 输出信号的频谱。 您是否有改进 SFDR 性能的建议? 如果需要、我可以提供有关 OUT 设置的其他信息。
我们有一个次要问题、"通道 A"的最后两个 LSB 输出位被卡住。 根据输入信号频率、它始终停留在某个值("00"、"01")。 寄存器配置中是否缺少内容?
"
提前感谢
此致
Furkan Sefiloglu