This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC81408:DAC81408寄存器设置方法

Guru**** 2386610 points
Other Parts Discussed in Thread: DAC81408
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/968328/dac81408-dac81408-register-setting-methods

器件型号:DAC81408

您好!

我想通过以下方法设置寄存器、您能回答我的问题吗?

1."初始寄存器设置"和"更新 DAC 输出"的方法是否正确?

2.在初始寄存器设置中,等待时间为"1"、50ns 或2.4us?

3.在初始寄存器设置中,等待时间为“2”、50ns 或2.4us?

4.在更新 DAC 输出时,哪一项为 true、1号或2号?

此致、

Nishie

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuta-San、


    以下是有关 DAC81408的问题答案。

    寄存器和 DAC 输出的初始设置看起来正常。 但是、我认为0x03寄存器的默认设置是0x0A24。 我已将下面的第一幅图作为参考。

    2."1"的等待时间应为50ns。 这就是您所说的/CS 高电平时间、它是对寄存器进行正常写入之间的时间。

    3.“2”的等待时间应为2.4 μ s。 这将是从 LDAC 下降沿到设置 DAC 输出值的更新、到/CS 的下一个下降沿、为 DAC 输出设置另一个值。 这将是 tDACWAIT 的时间。

    4.对于 DAC 输出更新的最后一幅图片,第2幅为 true。 这显示了 tDACWAIT 的时间。 这也是从 LDAC 下降沿到下一个/CS 下降沿的时间、用于设置下一个 DAC 输出值。 下图显示了  

    我在之前的 E2E 帖子中发现了 tDACWAIT 规范的性质背景。 以下是链接:

    https://e2e.ti.com/support/data-converters/f/73/t/855350

    此主题的最后一页包含 Paul Frost 提供的摘要、其中介绍了 tDACWAIT 的2.4us 规范。 在上一篇文章中、还有一个显示时序的附加图。 顶部波形为 SPI 总线、底部波形为 LDAC。  


    吴约瑟

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Joseph-San、

    感谢您的回答。

    我了解了 CS 高电平时间和 DAC 寄存器更新。

    此致、

    Nishie