Other Parts Discussed in Thread: TLC5540
TLC5540IPW 的数据表中提到"建议将数字输出数据锁存器(如果使用)放置在尽可能靠近 TLC5540的位置、以最大程度地减小容性负载。 如果 D0至 D7必须驱动大容性负载、则可能会遇到内部 ADC 噪声。"、但没有提到输出数据位引脚可以支持的驱动强度是多少?
我们计划在我们的设计中使用 TLC5540IPW、在该设计中、我们将 D0-D7位连接到 Xylinx FPGA "XC4010E"、因此、您能否确认我们是否可以将数据线直接连接到 FPGA、或者两者之间是否必须有缓冲器?