我非常感谢您在发送数据记录器板之前对设计进行审查,我已经为制造准备好了数据记录器板。 我标记了一些我不确定自己的设计决策的领域。
采用两个 ADS1262芯片的电路板。 它是一个 Raspberry PI 子板、在两条独立的 SPI 总线上充当从器件。 它将以100SPS 的速率在四个差分输入上以100SPS 的速率采集数据、每个通道上有两个差分输入。 该板还包含一个256KB EEPROM。 我完全通过命令运行 SPI 总线,因此我没有连接重置、PWDN 等
该电路板 从 Pi 消耗3.3和5V 电源、因此我不担心保险丝等问题 我已经检查了 PI 提供的5V 和3.3V 电源,两个电源上都有大约7m rms 的噪声,主要是60Hz。 AINCOM、5V、3.3旁路、REFOUT 通过一个1uF 电容器接地。 AVDD = 5V、DVDD = 3.3V、AVSS = DGND = GND。
它是一个4层电路板: 组件–接地(单个接地层,无布线)–电源(3.3V 和5V)–信号,用于在组件平面上没有过孔无法连接的布线。
我模仿 ADS1262X-EVM 进行布局和模拟输入滤波器、并尝试遵循 ADS1262数据表中有关布局的建议。 由于电路板的数据速率仅为100SPS,因此我已将 EVM 输入滤波器上的47nF 电容器更换为10uF,计算得出的截止频率为338Hz。 请对此进行评论。
两个 ADS1262芯片物理上是分离的、每个芯片是单独 SPI 总线上的唯一器件、因此 CS 连接到两个芯片的 GND。 两个 ADC 上所有未使用的输入也都接地。 我对模拟和数字组件都使用了一层,但对它们进行了分离,模拟在底部,数字在顶部。
我分离了差分输入、但由于 采样率较慢、因此不担心布线长度是否完全匹配。 请对此进行评论。
我正在使用芯片的内部时钟和基准电压。 由于采样率较慢、我打算以250kHz 左右的频率运行时钟。 所有数字 SPI 信号(SCLK、MISO、MOSI、DRDY)均包含47 Ω 电阻器、可更大限度地减少振铃。 SCLK、MISO 和 MOSI 不通过过孔。 DRDY 确实如此、但相同的信息在很大程度上是多余的、因为 MISO 中包含相同的信息。 AINCOM 通过过孔。 一对 CAPP 信号通过过孔、另一对直接传输。
芯片的 CAPP 和 CAPN 信号都由一个47nF 电容器连接并引出至一个连接器。
我在信号中使用了0.400 mm 的走线、在可能的情况下使用了1mm 的走线、用于电源和 GND。 请对此进行评论。
所有四个铜平面都接地、但我尽可能地将多个过孔从组件平面放置到接地层、将多个过孔放置到连接周围的电源平面、并在多个位置缝合通板过孔以降低电感。 请对此进行评论。
两个 ADS1262芯片需要3.3V 和5V 电压、而 EEPROM 需要3.3V 电压。 通过两个过孔将电源从组件平面降至电源平面、然后运行至组件平面。 请对此进行评论。
我很高兴我们的对话能公开、但不能公开原理图、照片、Gerber 等 我在 Kicad 中开发。 您想要哪些文件?
感谢你的帮助。