您好!
我有一个使用这2个 ADC 转换器和共享 SPI 接口的设计。 SPI 源自我的板级 LVDS 线路接口(SN65LVDS32DR 接收器和 SN65LVDS31MDREP 驱动器)。 为了节省连接器接口引脚、LVDS 侧有一个单芯片选择(CS)、连接到2个 LVDS 线路接收器、但彼此交叉以提供2个彼此反相的 CS。 通过这种方式、始终选择2个 ADC 中的一个
我考虑的故障场景是 LVDS 线路接收器、在这种接收器中、我可能具有不可预测的 CS 电平。 如果 LVDS 差分输入 遵循-100mV < VID <+100mV 的情况、则可能会出现这种情况。
在这种情况下、LVDS 线路接收器的 CS 输出可能都处于低电平状态。 在这种情况下,2个 ADC 的 MISO 线路连接在一起可能会对 ADC 造成损坏? 我想一条 MISO 线路可能传输高电平、而另一条低电平、并在两者之间产生不受控制的短路电流?
此致、
肖恩