This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102:故障模式场景

Guru**** 2454880 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1000460/adc128s102-failure-mode-scenario

器件型号:ADC128S102

您好!

我有一个使用这2个 ADC 转换器和共享 SPI 接口的设计。  SPI 源自我的板级 LVDS 线路接口(SN65LVDS32DR 接收器和 SN65LVDS31MDREP 驱动器)。  为了节省连接器接口引脚、LVDS 侧有一个单芯片选择(CS)、连接到2个 LVDS 线路接收器、但彼此交叉以提供2个彼此反相的 CS。  通过这种方式、始终选择2个 ADC 中的一个

我考虑的故障场景是 LVDS 线路接收器、在这种接收器中、我可能具有不可预测的 CS 电平。  如果 LVDS 差分输入 遵循-100mV < VID <+100mV 的情况、则可能会出现这种情况。

在这种情况下、LVDS 线路接收器的 CS 输出可能都处于低电平状态。  在这种情况下,2个 ADC 的 MISO 线路连接在一起可能会对 ADC 造成损坏?  我想一条 MISO 线路可能传输高电平、而另一条低电平、并在两者之间产生不受控制的短路电流?

此致、

肖恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Sean、

    正确、如果两个器件同时有活动数字总线并且有共享线路、则器件可能会导致未预测的故障模式。  

    当器件以不同的状态驱动 SDO 时、可能会有无限电流流经器件、这可能会导致损坏。  

    我建议添加一种缓解方法、其中器件没有同时激活的总线、一次只置位一个 CS

    此致

    Cynthia  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Cynthia、

    感谢您确认我对该故障场景的理解。  另一种缓解方法可能考虑外部电流限制、这在设计的后期阶段似乎是最可行的。

    ADC 绝对最大额定值表示任何一个引脚上的电流为10mA。  但考虑到 ESD 保护二极管的限制、这可能是一个问题。  在我的案例中、ESD 二极管不是问题、而是 ADC MISO 输出驱动级。 在这种情况下,不清楚在这里可以容忍什么?  您是否能够就保护电流目标的考虑因素提供任何进一步的指导?

    此致、

    肖恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    10mA 限值适用于器件的任何单独引脚、

    当模拟输入可能超过电源电压时、我们建议将电流限制为2mA。

    鉴于这是数字输出、可提供200uA 的拉 电流和 1mA 的灌电流、我建议使用此范围内的值来定义限制电流。  

    此致

    Cynthia