您好!
在数据表的"输出时序"部分中有一个值"TSU (数据设置时间)"和"TH (数据保持时间)"的规格。 但是、注9指出、这些说明仅适用于相同的通道输出时钟。
我没有看到 CLKOUTAB 和 CLKOUTCD 之间温度范围内可能发生的最大相位差(或延时)规格。 这对于布置 FPGA 中的接收器侧时钟域非常重要。
假设 PCB 上的所有布线长度完全相同、因此我们可以忽略所有板级问题。
可以帮帮我吗?
此致
Marcus
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
在数据表的"输出时序"部分中有一个值"TSU (数据设置时间)"和"TH (数据保持时间)"的规格。 但是、注9指出、这些说明仅适用于相同的通道输出时钟。
我没有看到 CLKOUTAB 和 CLKOUTCD 之间温度范围内可能发生的最大相位差(或延时)规格。 这对于布置 FPGA 中的接收器侧时钟域非常重要。
假设 PCB 上的所有布线长度完全相同、因此我们可以忽略所有板级问题。
可以帮帮我吗?
此致
Marcus
Marcus、
我正在与设计团队核实此信息是否可用。 附件是我们发送给其他客户的一些信息、询问类似的问题。
此致、
Jim
Markus、
下面显示了我能够获得的唯一其他信息。
此致、
Jim
下表给出了从 CD 时钟上升到 AB 时钟上升(ns)(在250MSPS 下测量)的偏斜。
|
温度、C |
||
DVDD、V |
-40 |
25 |
85. |
1.816. |
0.25. |
0.213 |
0.077056 |
1.916 |
0.239 |
0.202. |
0.065736 |
2.016. |
0.2996 |
0.203. |
0.045172. |
其他电源(AVDD3V 和 AVDD)分别保持在3.3V 和1.9V。