This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J60EVM:使用外部 CLK 运行演示板

Guru**** 2540720 points
Other Parts Discussed in Thread: ADS54J60, LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/875902/ads54j60evm-operation-of-the-demo-board-with-external-clk

器件型号:ADS54J60EVM
主题中讨论的其他器件:ADS54J60LMK04828

您好!

我尝试使用外部 CLK 运行 ADS54J60-EVM、该 CLK 的范围应从最小值(~250MSPS)到最大值(~ 1Gsps)。 目前所做的工作如下:

a.修改了硬件->删除了 C65、C73并将0.1uF 放置在 C64和 C72上

b.从发生器馈入 J6 10MHz 基准

c.从 J5上的同一个发生器馈送 CLK (在发生器上设置所需的频率)。

d.安装了 ADS54Jxx 1.8 GUI 和 HSDC Pro v5

我尝试通过 执行以下操作来使用由 ADS54Jxx GUI 提供的准备好的配置文件:

a.为给定的频率加载.cfg 文件(例如 LMK_Config_Onboard _983p04_MSPS.cfg)。 CLK 的频率始终与文件名中给出的频率相匹配。

b.在 PLL1选项卡下将 CLK1In 缓冲器类型修改为 CMOS

c.在 CLK 下、在 CLKOut 2-3下关闭 DCLK 输出 (断电)

d.按下演示板(SW1)上的复位按钮

e. 加载了 ADS54J60_LMF_8224.cfg

然后、我启动 HSDC (加载了与 LMF_8224相同的 FW) 并将 ADC 输出数据速率更改为特定的采样频率。 并按下 "Capture"。

问题:

如果我使用这些文件并针对频率1024、983.04和819.2重复上述过程(并使用 GUI 提供的适当文件)、则所有操作都正常。

一旦我开始使用较低的频率(491.52、450.56、409.6、307.2、245.76、 122.88)采集不再有效。 该错误与附件中给出的错误相同。

实际上、我可以确认这2个。  不满足、因为 D4不闪烁。

有什么想法需要向哪个方向研究?

感谢您的所有支持、

Uros

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uros、

    根据数据表、ADC 可运行的最小串行器/解串器速率为2.5Gbps。 使用491.52MHz 的时钟将串行器/解串器速率设置为2.4576Gbps。 零件可以按此速率工作、但 不保证。   任何低于此值的采样率都将使串行器/解串器速率低于允许的最小值。

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

     是的、谢谢您、这是正确的方向、但遗憾的是、这一问题没有完全解决。

    我为4244.cfg 加载了文件、根据数据表、该文件应将速率降至250MSPS、但它在409.6MSPS 下工作、但在307.2MSPS 下不工作。 我还尝试了4211.cfg、我遇到了 smae 问题。

    很抱歉我点击了该问题已解决(意外)、但实际上没有解决。  

    谢谢、

    Uros

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uros、

    在这两种情况下、CLKOUT 0的 LMK 设置不正确。 LMK 配置文件将其设置为32、但需要设置为8。 这将解决您的问题。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

     不幸的是、它偶尔工作。 我设法使307.2 M .cfg 工作一次、我再也不能重复了。 245.76M 从不(好的、正如您所说的、SERDES 存在问题)。  

    Uros

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../LMK_5F00_Config_5F00_Onboard_5F00_307p2_5F00_new_5F00_MSPS.cfgUros、

    请尝试为此频率使用随附的 LMK 配置文件。 加载此 LMK 配置文件后、确保两个 PLL 锁定 LED 都亮起、并确保信号发生器提供的10MHz 参考用于创建连接到 SMA J6的 ADC 时钟。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jim:

     是的、随附的文件有助于实现可靠的工作。 但遗憾 的是、我无法看到"旧"提供的.cfg 文件(如您建议的那样、将 CLK0上的分频器更改为8)与新文件之间的差异。    新的.cfg 文件中到底有什么不同?

    感谢您的支持。

    Uros  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Uros、

    为了获得正确的 FPGA 时钟分频器、需要将 LMK04828寄存器0x100设置为"8"。   另一项更改是寄存器 0x150、位1 设置为零以禁用无中断开关。 我在过去注意到、当这被启用时(默认情况下在原始配置文件中)、PLL1不会一直锁定。 如果您想了解更多相关信息、请咨询高速时钟组。

    此致、

    Jim