This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC31JB68EVM:连接到 XEVMK2LX

Guru**** 1818760 points
Other Parts Discussed in Thread: ADC31JB68, 66AK2L06, TSW14J57EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/881288/adc31jb68evm-connecting-to-xevmk2lx

器件型号:ADC31JB68EVM
主题中讨论的其他器件:ADC31JB68XEVMK2LX66AK2L06TSW14J57EVM

我们能否将2个 ADC31JB68 EVM 连接到 XEVMK2LX?

是否有连接指南?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eddie、

    我们不支持 XEVMK2LX、似乎 TI 不再直接支持66AK2L06。

     

    此网站似乎包含有关器件的大量信息。

    https://www.einfochips.com/partnerships-and-alliances/device-partnerships/texas-instruments/k2l-evm/ 

    话虽如此、FMC 引脚排列对于 ADC31JB68EVM 上的 JESD 通道(A1/A2和 C6/C7)和 SYNC (G12/G13)而言应良好。 对于我们的 FPGA 采集卡(例如 TSW14J57EVM)、我们通常会通过 FMC 从 ADC-EVM 发送 FPGA 时钟。 我看不到这一点是通过查看两个器件的 FMC 引脚分配来实现的。

    这可能是一个问题、但我也不知道固件/软件如何为 XEVMK2LX 工作。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    查看 ADC 评估板和 DSP 评估板的原理图、我怀疑它们是否兼容、对于 ADC 评估板、SPI 信号位于以下引脚:

    SDI

    G36.

    SDO

    G37

    SCLK

    H37

    CS

    H38.


    对于 DSP 评估板、两个连接器上的这些引脚都未连接。 根据我的理解、我们需要 SPI 来控制这些 ADC。 您可以再次确认吗?

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eddie、

    你是对的。 通过 FMC 连接 SPI 的方法并不直接。 数据采集板上的引脚 G36/37和 H36/37未连接任何元件。

    此致、

    Dan