大家好、
该应用需要一个4通道同步 ADC 并需要知道转换延迟、那么您能否帮助确认 ADS131A04的转换延迟是否在2ms 内满足以下要求?
ENOB 应至少为14位。
2.输出数据速率应至少为300Hz。
如果在2ms 内、您可以请求帮助确认 OSR 和增益设置吗? 如果没有、您能否帮助推荐具有相同要求的另一个4通道同步 ADC?
谢谢、致以最诚挚的问候!
Hao
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
该应用需要一个4通道同步 ADC 并需要知道转换延迟、那么您能否帮助确认 ADS131A04的转换延迟是否在2ms 内满足以下要求?
ENOB 应至少为14位。
2.输出数据速率应至少为300Hz。
如果在2ms 内、您可以请求帮助确认 OSR 和增益设置吗? 如果没有、您能否帮助推荐具有相同要求的另一个4通道同步 ADC?
谢谢、致以最诚挚的问候!
Hao
Hao、
对于大多数数据速率、ADS131A04能够达到14位有效分辨率(基于 RMS 读数)、但是噪声也取决于 PGA 增益、电源运行情况和基准。 我将在第23和24页查看数据表的表1至表4。 第二列中列出了数据速率、显示了不同 PGA 增益的其他列中的有效分辨率。 请注意、第22页介绍了有效分辨率。
对于转换延迟、有两个分量。 首先、ADS131A04使用 sinc3数字滤波器。 该数字滤波器需要三次转换才能完全稳定测量的滤波器。 此外、ADC 数据还有一个输出缓冲器、该缓冲器需要多一个数据周期才能将数据从 ADC 传输到 DOUT 缓冲器。 您可以将其视为四个数据延迟周期或三个延迟周期、但您需要再等待一个周期来收集数据。
通常、我认为异步中断模式是我们从器件收集数据的标准方式。 /DRDY 用于指示数据何时可用、主器件可在该指示后收集数据。 以下是数据路径的图形方式:
对于每次完全稳定的数据、您可以通过以下两种方式之一收集数据:
1、等待4个/DRDY 周期、仅收集第4个数据。
2.等待3个/DRDY 周期的组、然后再等待一个数据周期来收集数据
无论如何、如果所需的总数据速率为300Hz、ADC 应能够在高达2048 (Fdata 为2kHz)的 OSR 设置下收集稳定的数据。
吴约瑟