我们构建了7个新设计、每个设计使用2个 ads1278。 我们有多个 ADS1278在 AVDD 和 AGND 之间形成内部短路。 由于电路板太少,我不禁要问我是否有设计缺陷。
一个候选项是上电序列。 数据表要求在 AVDD (5.0V)之前在 IOVDD (3.3)之前将 DVDD (1.8V)设置为 VDD (3.3V)。
但是、我的系统中的另一个部件需要在较小的电源之前出现较大的电源。 在1.8之前的3.3之前的5.0。
为了符合这些相反的要求、我发现了一个可爱的器件、它控制加电序列并确保所有三个电源电压上升到1.8V、并且3.3和5电压上升到3.3V、然后自身上升到5。
数据表显示 DVDD 在 IOVDD 之前、但它不提供所需的最小延时时间。 实际上、如果 DVDD 和 IOVDD 连接在一起、它允许它们一起出现。 是否存在最小延时时间?
在 ADCSYNC 重新同步内部逻辑之前、违反上电序列会造成永久性损坏、还是仅仅是不准确的操作?
另一种可能的损坏备选方案是模拟输入引脚、但驱动模拟输入的运算放大器由与 ADC 相同的 AVDD 供电。 运算放大器输入全部被二极管钳位到电源轨上。
是否有其他人遇到过类似的故障? 问题结果是什么?