This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J60:ADS54J64 SPI 通信

Guru**** 2385390 points
Other Parts Discussed in Thread: ADS54J60
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/897981/ads54j60-ads54j64-spi-communication

器件型号:ADS54J60

您好!  

如果你能帮助我回答我的问题、我将不胜感激。 我想知道是否可以将 ADS54J60用于 SPI 通信的3引脚配置(SEN、SCLK、SDIN)、而不是4引脚配置 (SEN、SCLK、SDIN 和 SDO)。 换言之,我是否可以使用 SDIN 引脚进行写操作和读操作?

此致

Samaneh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Samaneh、

    SDIN 不能用于读取。 这只是一个输入引脚。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jim:  

    感谢你的帮助。 您是否还想让我知道、在 ADS54J60中为 LSB 计时时、SEN 信号必须选通为高 电平才能将内容锁存到移位寄存器中? 在其他情况下、我将 SEN 下拉以写入寄存器、然后将其上拉、再将其下拉以写入第二个寄存器?

    此致

    Samaneh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Samaneh、

    在 SCLK 的 Rsing 边沿为 LSB 计时后、SEN 不能变为高电平、直到至少100ns。 SEN 变为高电平后、您可以在100ns 后再次将其发送为低电平。

    此致、

    Jim