This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D1600:DES 模式说明

Guru**** 2526750 points
Other Parts Discussed in Thread: ADC12D1600, ADC12D1000, ADC12D1600RF

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/967664/adc12d1600-des-mode-clarification

器件型号:ADC12D1600
主题中讨论的其他器件: ADC12D1000

大家好、团队、

 在 ADC12D1600上、我的客户注意到、在 DES 模式下、输入时钟的两个边沿都被使用、而且似乎要收集数据、输出时钟的两个边沿也必须被使用。 是这样吗?

此致、

Renan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Renan、您好!

    是的、没错、 在第7.4.1 DES/Non-DES 模式中、描述了这一点。  

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob、您好!

    感谢您的回答。 是否有一个等效模式、即单时钟边沿、使数据进入多路信号分离器模式、并且所有四个输入均从数据端口(I 和 Q)进行多路信号分离? 我的客户 只是想知道他们是否可以通过单个时钟边沿执行同样的操作。

    此致、

    Renan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Renan、您好!

    我进行了一些检查、输出数据多路复用模式与输入采样模式无关、但 ADC12D1000/1600/1800器件中只有 DDR 输出时钟可用。 μ‘射频后缀器件确实在输出多路信号分离模式下提供 SDR 输出时钟。 添加该值是为了减少由输出时钟能量耦合引起的 Fs/2杂散。 如果他们需要 SDR 输出数据时钟、则应升级到 ADC12D1600RF。

    它们也是引脚兼容的。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rob、您好!

    我的客户查询涉及 ADC12D1600数据表第28页的图3。 它显示了1:4多路信号分离器 DES 模式下的时钟。 他们想知道在1:4多路信号分离器(非 DES)模式下的时钟是否相同、但速率为图3所示的1/2。

    此致、

    Renan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Renan、您好!

    对于 ADC12D1600、不幸的是、速率的1/2如图3所示、这不是1:4多路信号分离器/非 DES 模式中的选项。

    对于 ADC12D1600RF 、速率为图4-3所示速率的1/2、这是 1:4多路信号分离器/非 DES 模式下的选项。

    此致、

    Rob