This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:双 DAC、实模式、4倍插值、LMF=821 DAC 间的同步

Guru**** 2551110 points
Other Parts Discussed in Thread: DAC38RF82, DAC38RF82EVM, DAC38J84

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/962806/dac38rf82evm-dual-dac-real-mode-4x-interpolation-lmf-821-synchronization-between-dacs

器件型号:DAC38RF82EVM
主题中讨论的其他器件:DAC38RF82DAC38J84

我的目标应用是在双 DAC 模式下使用 DAC38RF82、实际输入为 LMF=821、同时使用板载 VCXO (CMODE4)、   

我从另一篇文章的示例 cfg 文件开始。

8741.6144MSPS_8x_10M_ref_LMF_841.cfg

在 GUI 中、我更改为  

双路 DAC

实数输入

4倍插值

这几乎可以正常工作。 输出正确的信号、但它们不能可靠地同相。 点击"Reset DAC JESD Core & SYSREF trigger"按钮将每次产生不同的相位对齐。 有时、它们将进行相位对齐。 相位偏差以离散步长显示。

我假设问题与不同 DAC 如何利用 SYSREF 有关。 我尝试使用 JESD 块设置、但没有成功。

我希望为我的应用程序提供一个示例 cfg 或提供有关如何正确修改设置的指导。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matt、

    我将对此进行研究、并将告诉您我获得的结果。

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matt、

    您正在进行的更改是使用混频器还是 NCO? 如果是、请尝试将两个同步选择都更改为"SYNC_OUT from JESD"或将两者都更改为"sysref"。

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    否、我不打算使用混频器或 NCO。

    我只想让每个 DAC 以彼此同相的方式传输图形。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matt、

    下面是使用 VCXO 和 FS=6144MHz 为 LMF = 821设置的示例配置文件。

    e2e.ti.com/.../DAC38RF82_5F00_LMF_5F00_821_5F00_Fs_5F00_6144M.cfg

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、我尝试了您的 cfg 文件、但遇到了相同的问题。

    DAC A 和 DAC B 之间的相位校准不一致。 更具体地说、范围约为+/-16ns。 它偶尔为0。  

    此外、还报告了以下错误。  

    自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中观察到至少一次 sysrefphase4状态。

    自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中观察到至少一次 sysrefphase1状态。

    自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中至少观察到一次 align_TO_R3状态。

    自上次 sysrefalign 同步以来、在 sysrefalign 逻辑中至少观察到一次 align_TO_R1状态。

    "DAC A、通道0多帧对齐错误"

    "DAC A、通道1多帧对齐错误"

    "DAC A、通道2多帧对齐错误"

    "DAC A、通道3多帧对齐错误"

    "DAC B、通道4多帧对齐错误"

    "DAC B、通道5多帧对齐错误"

    "DAC B、通道6多帧对齐错误"

    "DAC B、通道7多帧对齐错误"

    我使用的硬件是采用 TSW14J56的 DAC38RF82EVM。 EVM 已根据 EVM 用户指南中的(CMODE4)说明进行配置。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    与以前相同的问题、请参阅我的下一个帖子

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matt、

    我将在 EVM 上尝试此配置、并将告诉您我找到了什么解决方案。

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matt、

    我找到的解决方案是使用一个切片来为两个 DAC 提供数据。 这可以通过使用输出和选择器使 DAC B 使用与 DAC A 相同的样本来实现

    为此、您可以将0x4写入地址0x219。 这样就可以为 DAC B 添加路径 AB 样本


    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、

    假期结束后、我现在回到实验室。

    我尝试了您的建议。 我首先介绍您之前发布的配置(DAC38RF82_LMF_821_FS_6144M.cfg)。 然后将 0x4写入地址0x219。

    产生的输出仍然具有不一致的相位。 然而,它的行为似乎有所不同。

    我想我有点像您建议的策略。 想法是将我的2个通道的数据发送到层0复数 AB 路径。 并将路由到 DACA 和 B 路由到 DACB。

    对此有一些问题。

    是否无需重新配置 JESD 接口即可将所有8个通道仅用于层1 (用于全数据速率)。

    A 和 B 是如何拆分的? 如果层1上有1个复数输入、A 和 B 不会同时馈送到复数混频器中?  

    为了提供有关我所做操作的更多背景信息、我希望将 I/Q 数据馈送到 DAC38J84、并在 DACA 上输出 I 输出、在 DACB 上输出 Q 输出。 然后、这些信号被馈送到外部 I/Q 调制器中。 我很困惑、为什么 DACA 和 DACB 之间的同步不能直接实现。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请参阅我之前的评论。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matt、

    我将接管 David 的这篇文章。 在开始部分、该帖子提到了 DAC38RF82。 在上一次答复中、您提到了 DAC38J84。  您使用的是哪个器件? 如果是 DAC38RF82、在您加载配置文件且 TSW14J56EVM 正在发送数据后、 请使用低级选项卡而不是单击"Reset DAC and JESD Core & SYSREF Trigger"(重置 DAC 和 JESD 内核与 SYSREF 触发器)来加载所连接的文件。 有一些设置与此按钮不符、这会导致输出相位变化。 其中一个输出交换了传输到变压器的信号、因此两个输出应始终为180度异相。

    此致、

    Jim

    e2e.ti.com/.../GUI-reset-no-LMK.cfg

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    抱歉、这是 DAC38RF82拼写错误。

    谢谢、我将尝试您的建议。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    感谢您、它现在的运行符合预期、感谢您提供有关信号交换的注意事项。  

    对于未来的读者、下面是 EVM 原理图上的命名极性交换。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。