主题中讨论的其他器件: LMK04828
如何计算 LMFS=8224模式旁路模式下的通道速率
ADC 频率为2500MHZ、SYSREF 为2.4414062MHZ、通道数为8。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
谢谢你、Varma、
ADC32RF45数据表的表14中给出的通道速率为 [fSerDes / fCLK (12.5Gbps)、但该通道速率为每通道12.5Gbps 或8通道速率为12.5Gbps (12.5/8为每通道1.5625Gbps)。
我使用的是 jesd204b Xilinx IP、因为它要求设置通道速率。 我是否需要提到通道速率为12.5Gbps 或 1.5625Gbps?? 请尽快答复。
您好、Ravindra、
如 www.ti.com/.../sbaa221.pdf 中的表2所示、
对于8224模式、SYSREF 应为 FS/LCM (64、4×K)/N、并且可以选择 N、使 SYSREF 频率小于5MHz。
您选择的频率满足这些条件。 它将提供最佳性能。 此外、SYSREF 可在初始启动后关闭、以避免板载耦合到 ADC 输入和时钟等关键射频信号。
此致、
Vijay
感谢 Vijay 提供的良好支持、
我在 ADC32RF45 (旁路模式8224、FS=2500MHz)上工作、并连接到 Xilinx jesd204b IP。 我在 jesd204b IP 接收器处遇到持续通道错误。
我使用 LMK04828为 ADC 和 JESD204B IP 计时。 在 LMK04828中、我将所有时钟输出类型配置为 LVDS。 时钟输出类型 LVDS 是否正常? 或者我需要选择其他类型、如 HSDS 或 LVPECL。
需要为 ADC (LVDS 或 LVPECL 或 HSDS)提供哪种类型的时钟输出格式?
类似地、针对以下项的时钟输出格式:
SYSREF 和 JESD204B IP 时钟?
您好、Ravindra、
在 EVM 上、我看到 FPGA 参考时钟(JESD IP 时钟)和 SYSREF 的 LMK 输出格式为 LVDS。
对于 ADC 时钟输入、 使用 LVPECL 2000mV 格式。 这是 EVM 上的交流耦合。 该格式用于从 LMK 获取最大差分摆幅。
对于 ADC SYSREF、使用 LVDS。
请验证 ADC 时钟是否为交流耦合、并尝试 使用 LVPECL 2000 mV 格式作为 ADC 时钟。
此致、
Vijay