This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE4490:有关 AFE4490的 CLKOUT 引脚的问题

Guru**** 2517120 points
Other Parts Discussed in Thread: AFE4490

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/965427/afe4490-questions-about-clkout-pin-of-afe4490

器件型号:AFE4490

您好、TI 专家。

对 AFE4490的 CLKOUT 引脚有疑问。

客户对 AFE4490的 CLKOUT 引脚有疑问。

当前、CLKOUT 引脚悬空、如下面的基准电路中所示。

此时、EMC 测试失败。 (参见下图)

目前、AFE4490的 CLKOUT 引脚被强制设置为 GND、并且由于操作的结果、数据似乎被正常上载、但在查看数据表时、我们认为不应该执行到 GND 的连接。

[问题]

1) 1)由于 EMC 问题、如果 AFE4490的 CLK OUT 引脚不处于悬空状态、则不使用基准电路上的10R、并立即进行处理、内部电路图是否存在任何问题?

2) 2)如果参考电路上的 GND 在10R 之后处理、内部电路图是否存在任何问题?

3) 3)如果 GND 连接有问题、是否有其他方法?

4) 4)为什么基准电路设计为悬空状态? 这是因为噪声预防? 我想知道原因。

5) 5)是否可以提供4MHz CLK 输出的内部电路图?  (下面数据表图像的蓝色阴影部分)

请检查。

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能在图片上看到吗? 是否可以在图像的4MHz 上放置标记?

    此外、如果时钟未路由到 MCU、则可以移除10欧姆。 如果没有10欧姆电阻器、EMC 测试是否失败?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Praveen

    感谢您的回答。

    在没有 CLKOUT 引脚10欧姆电阻的情况下、它在 EMC 测试中失败。

    而且、我不理解您所请求的器件与您提到的图片。

    如果是图像文件、您是否要求我将其作为 PDF 附加?

    这是有关是否接收数据表第8.3.2节中图59所示 CLKOUT 4MHz 内部电路图的查询内容。 (蓝色部分)

    请再次检查。

    我们在12/22上制定了 EMC 测试计划、因此如果您想回答上述问题1、2、3和4、我们将不胜感激。

    谢谢你。

    e2e.ti.com/.../AFE4490_5F00_AFE-Clocking.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Grady、

    我参考下面的频谱分析仪测试结果图像。

    您能否指向4MHz 频率音调标记?

    同时、我还将与我的团队核实、然后返回给您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Praveen

    我们询问了客户您提出的问题

    测量 EMC 时、据说以34MHz、38MHz 和42MHz 等4MHz 单位进行测量。

    上面的 EMC 波形称为42MHz 频带。

    我问我是否可以获得 CLKOUT 4MHz 的电路图。

    请回答以上5个问题。

    谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Grady、您好!

    我已通过电子邮件与您联系。 请查看您的电子邮件以获取我的回复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Praveen。

    客户开发经理直接通过电子邮件咨询

    请检查电子邮件的内容并回复。

    提醒一下、我将邮件的内容保留在这里。

    --------------------------------------------------------------------

    [电子邮件内容]

    大家好、Praveen。

    我在电路上应用了 afe4490。 正如 Grady 所说、EMC 测试失败。

    在采样频率为4Mhz、恰好为36MHz 时、EMC 测试仍然失败。

    我们认为 AFE4490的时钟输出引脚和 SPI 引脚同时导通和关断、

    因此、我想问、是否只有时钟输出引脚才能输出。

    如有可能、请至少回复我开发代码。 这种情况需要 CLK OUT 引脚端接。

    请尽快答复。

     

    [问题]

    1) 1)由于 EMC 问题、如果 AFE4490的 CLK OUT 引脚 不处于悬空状态、则不使用基准电路上的10R、并立即进行处理、内部电路图是否存在任何问题?

    →μ A

    2) 2)如果参考电路上的 GND 在10R 之后处理、内部电路图是否存在任何问题?

    →μ A

    3) 3)如果 GND 连接有问题、是否有其他方法?

    →μ A

    4) 4)为什么基准电路设计为悬空状态? 这是因为噪声预防? 我想知道原因。

    →μ A

    5) 5)是否可以提供4MHz CLK 输出的内部电路图?  (下面数据表图像的蓝色阴影部分)

    →μ A

    --------------------------------------------------------------------

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Grady、

    我已通过电子邮件与您联系。 请查看您的电子邮件以获取我的回复。