This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4249:ADS4249和 FPGA 之间的 LVDS DC 特性差异

Guru**** 1981085 points
Other Parts Discussed in Thread: ADS4249
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/960044/ads4249-lvds-dc-characteristics-difference-between-ads4249-and-fpga

器件型号:ADS4249

您好!

我的客户希望在 FPGA 上接收 ADS4249的 LVDS 输出。

他们发现 ADS4249和 FPGA 之间的 LVDS DC 特性存在差异、如下所示。

两个直流规格之间的差异是否会导致 LVDS 接口出现问题?

是否有办法调整 ADS4249上的声码电平?

谢谢你。

JH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    JH、

    我看不到这些规格有问题。 ADC 值始终在 FPGA 的规格范围内。 您无法调整 ADC 的声码级别。 如果您担心 Vocm、则可以将数据线交流耦合。 另一种选择是使用 LVDS 转 LVDS 中继器器件。

    此致、

    Jim

x 出现错误。请重试或与管理员联系。