This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我的设计要求是生成 Fout = 37MHz。 从 DDS。 DAC 3283连接到 Xilinx FPGA。 接口为8位 LVDS。
DDS 采样时钟为96MHz。
DAC 时钟为192MHz。
数据时钟为192MHz。
能否以192MHz 运行 DDS 采样时钟以使 Fout 达到37MHz?
提前感谢
t Ravikanth
您好!
您计划使用的基带数据速率和插值速率是多少? 根据您的上述描述、我相信它是96MSPS。 这是2倍内插。
DAC 输入端的 FIR 滤波器在复杂域中具有80%的滚降、在实际域中具有40%的滚降。 使用96MSPS 时,实际信号带宽为96Msp*0.4 = 38MHz。 您的信号接近滤波器边沿。
您将需要使用 MATLAB 来仿真数据表中列出的滤波器抽头、以执行仿真、以查看 DAC 插值上的 FIR 滤波器是否足以满足您的应用需求。
e2e.ti.com/.../6724.DAC3282_2D00_3-Byte-Wide-DDR-Clocking.pdf
你好,Kang
启用 FIR0滤波器。 它是2倍插值。 PDF 中提供的信息清楚地表明了数据时钟、DAC 时钟和内插因子之间的关系。
1) 1)如果我们不使用2X 内插、那么由于通道 A 和 B 的交错、数据时钟频率应增加2倍于 DAC 时钟频率?
你(们)好
如果您对更宽的总线有1x 内插、则必须将接口数据总线增加2倍以适应更高的输入数据速率