This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1118:SPI 的上升时间

Guru**** 2387060 points
Other Parts Discussed in Thread: ADS1118
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/957714/ads1118-rise-time-of-spi

器件型号:ADS1118

大家好、

我的客户考虑使用 ADS1118、他询问 SPI 规格。

数据表未指定 SPI 通信的上升时间。

只要满足时序要求、上升时间是否没有限制?

此外、数据表还指出 SCLK 具有施密特触发输入、但不确定 DIN/CS 是否具有施密特触发输入。

DIN/CS 是否有上升时间限制?

此致、

Shota Mago  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shota、

    让我来看看这一点、在接下来的1-2天内回来。

    布莱恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、MGo-San、

    ADS1118不应出现任何上升时间问题、否则会指定该值。 我们建议在数字信号线路中使用50欧姆电阻器、这样会减慢边缘速度、因此无论如何这不会成为问题。

    此外、我的一位同事查看了 ADS1118设计文档、其中指出所有数字输入引脚均为施密特触发引脚、但只要设置和保持时间有效、这一点就无关紧要。 例如、CS 变为低电平以及 SCLK 的第一个边沿的延迟有一个时序参数。  同样、从 SCLK 的最后一个下降沿到 CS 的上升沿需要一个延迟。

    布莱恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Bryan - San、

    好的、我明白了。

    感谢您的快速回复和清晰的解释!

    此致、

    Shota Mago

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很高兴我们能提供帮助、Mago-San

    布莱恩