This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J60:光纤上的 JESD204B

Guru**** 2387060 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/963962/ads54j60-jesd204b-over-fiber

器件型号:ADS54J60

您好!

我现在正在设计具有快速 ADC 的电路板、我希望通过光纤传输 JESD204B 数据。 我在1级以下工作。 我阅读了您的白皮书(随附)、在第9页、您将介绍如何通过光纤传输 SYSREF。 建议将 SYSREF 从一个板发送到第二个板、并在第二个板中使用时钟发生器在第0相重新生成 SYSREF 和器件时钟。
我对此有几个问题:
在这种情况下、SYSREF 不能是一次性事件、而是周期性的、对吧?
2.为什么不将周期器件时钟(而不是 SYSREF)从一个板发送到另一个板、并使用时钟发生器重新生成 SYSREF 和器件时钟?
3.您是否有一个评估板+方案可供共享,其中显示了如何通过光纤实施 JESD204B?

谢谢、
Yuval

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuval、

    回答以下问题。

    此致、

    Jim

     

    1. 在这种情况下、SYSREF 不能是一次性事件、而是周期性的、对吧?

      通过光纤链路传输 SYSREF 的 LMK 需要定期、以保持接收器 LMK 相位同步。 我认为需要将接收器 LMK 设置为连续 SYSREF 模式、以便 SYSREF 分频器可用作 PLL 反馈信号。 但是、可以禁用单独的 SYSREF 输出。

    2. 为什么不将周期器件时钟(而不是 SYSREF)从一个板发送到另一个板、并使用时钟发生器重新生成 SYSREF 和器件时钟?

      您将丢失 SYSREF 的相位信息。 请记住、SYSREF 是系统计时参考、因此相位很重要。 如果发送高频器件时钟、则无法在另一侧重新生成相同的相位。 但是…μ A 如果系统不需要确定性延迟(许多系统不需要),则可以发送高频设备时钟,并让接收的 LMK 生成随机相位 SYSREF。 例如… 许多系统需要同步多个 ADC 通道、这可以使用 JESD204B 的子类1确定性延迟轻松实现。 但是、如果执行校准、使所有 ADC 都获得通用校准信号、则可以使用校准信号来同步 ADC、但可能需要 FPGA 逻辑中的延迟/相移。

    3. 您是否有一个评估板+方案可供共享、其中显示了如何通过光纤实施 JESD204B?

      许多年前就没有什么值得分享的。 电路板实际上非常直接。 馈入12通道光学发送器的 JESD 线路和光学接收器线路直接连接到 FPGA。 我认为光学 TRX 中已经有交流耦合电容器。