This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4245:ADC 数字 CMOS 输出驱动走线>2"

Guru**** 2386610 points
Other Parts Discussed in Thread: ADS4245, SN74AVC16T245
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/956851/ads4245-adc-digital-cmos-outputs-driving-traces-2

器件型号:ADS4245
主题中讨论的其他器件: SN74AVC16T245

尊敬的 TI 朋友:

我已选择在我的应用中使用 ADS4245。 在这种情况下、ADC 上的 CMOS 输出将驱动板对板连接器和几英寸的 PCB 走线。 ADS4245数据表中的第10.2.2.3节"数字接口"建议在驱动距离大于几英寸的情况下使用 CMOS 缓冲器。 这似乎是其中的一个例子。 我的问题:

(1)我是否需要缓冲器?

(2) 您能否推荐缓冲器/驱动器和/或参考设计?

(3)在这种情况下,我认为省略缓冲区有何风险?

(4)在路径中插入缓冲区是否存在时间安排或其他影响?

非常感谢您的帮助。

Nick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nick、

    (1)我是否需要缓冲器? 是的

    (2) 您能否推荐缓冲器/驱动器和/或参考设计? SN74AVC16T245

    (3)在这种情况下,我认为省略缓冲区有何风险? 根据时钟速度、数据信号完整性可能会降低、从而导致不良的数据采集。

    (4)在路径中插入缓冲区是否存在时间安排或其他影响? 确保也通过缓冲器发送 ADC 输出时钟、以便所有数据线路和时钟具有相同的附加延迟。 您可能还需要在缓冲器的输出端添加一些阻尼串联电阻器、以最大程度地减少反射。 有关示例、请参阅随附的 TI EVM 原理图。

    此致、

    Jim

    e2e.ti.com/.../5466.ADS42XX_5F00_58C28EVM_2D00_SCH_5F00_C.pdf