您好!
我将在单通道模式下使用2GHz 的采样时钟测试 ADC12DL3200。
我已附上输入频率为3691.406MHz 的数据和 FFT 图。
从和图中可以看出、在 FS-Fin =(2000MHz - 308.595MHz =1691.405MHz)时存在交错杂散。 这种伪波限制了 SFDR 参数。
如何降低杂散电平?
这种假信号的来源是什么?
两个 ADC 内核之间的增益或时序不匹配 可能会导致这种伪波?
根据 txt 文件中的数据、您能否判断增益或时序不匹配?
从数据表中可以 看到组0、1 ECC 的精细增益调整。
在这种情况下、它是否有用? e2e.ti.com/.../ADC3_2D00_U2_5F00_J4_2D00_J5_5F00_3691.406MHZ_5F00_1.47DBM_5F00_000.txt
应将哪些值加载到该寄存器中?
提前感谢您。
此致。
Matteo