This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1299:PWDN 对 I/O 的影响-多器件配置

Guru**** 2583735 points
Other Parts Discussed in Thread: ADS1299

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/906944/ads1299-pwdn-effect-on-the-i-o---multiple-device-configuration

器件型号:ADS1299

尊敬的 e2e 支持:

我的客户使用的每块板 ADS1299多达4倍。

根据不同的配置、1、2或3个 ADS1299可被关断。

在该多器件配置中以及 PWDN 处于活动状态时:

-数字 I/O 状态引脚是什么? 它们是否断开连接?

我们能否将来自不同 ADS1299的信号复位、启动、SPI 和 ADS_CLK 绑定在一起?

-输出 BIASINV 的状态是什么?

-在 PWDN 处于活动状态且时钟仍在运行(CLK/MOSI 等)的情况下、我们芯片的静态电流是多少?

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我假设断电的 ADS1299器件的模拟和数字电源仍然存在? 如果是、则断电和有效 ADS1299器件之间共享数字 I/O 引脚不会出现问题。 在断电期间、数字输入将被忽略、只要有电源、数字输入就不会损坏器件。 除非加电和/CS 处于活动状态、否则数字输出将为高阻抗。

    是的、/RESET、START、SPI 信号和 CLK 均可共享。 请参阅第10.1.4节中介绍的菊花链和级联配置。 建议对所有器件使用相同的 CLK 源。 这可以是所有 CLK 引脚的外部晶体振荡器、也可以从一个器件获取内部 CLK 并在 CLK 引脚上输出、以便与其余器件共享。

    BIASINV 是偏置放大器的反相输入。 在正常运行期间、在所有 ADS1299器件加电的情况下、建议除一个偏置放大器外、关闭所有器件的电源。 您仍然可以将所有 BIASINV 引脚连接在一起、以增加用于共模导出的电极数量。

    在断电期间、该接口将被完全禁用。 如果您使用内部振荡器、它将被关闭、直到断电被移除。 数据表的"电气特性"部分指定了功率耗散。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ryan、

    感谢您的回复。 我回到偏置放大器。

    实际上、我已经将所有偏置 inv 引脚连接在一起、以便增加电极数量以进行 CM 导出。 这就是我回来找你们的原因、因为我可以使用1个 ADS、但也可以使用4个 ADS、或2个 ADS。。。 因此,如果我很理解,图38上的所有输入和输出开关在 PWDN 处于活动状态时都是打开的,不是吗? (因为我不想在只使用更多1个 ADS 时破坏 RLD……)

    此致、