This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC16DV160:FPGA 通信问题

Guru**** 1624230 points
Other Parts Discussed in Thread: ADC16DV160
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/911597/adc16dv160-fpga-communication-problems

器件型号:ADC16DV160

大家好、我的 ADC16DV160有一个问题、它构建在带有 Artix 7的 FPGA 板上。 电源是根据数据表中的规格设计的。 时钟直接由 FPGA 生成、并与 ADC 直流耦合。 可以通过 SPI 进行通信、我可以读取和写入注册表。 问题是缺少 outclk 和缺少数据传输。 我还尝试了测试模式、但没有成功。

感谢你的帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    莫里茨

    问题可能是 ADC 处的时钟。 请验证它是否处于正确的共模电平和振幅。 FPGA 时钟通常具有噪声、将其用作 ADC 的时钟源是一个坏主意。 时钟是否正确端接?

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、您好!

    感谢您的回答。 时钟具有正确的共模电平、并且具有正确的振幅。 此处、数据表并未针对所需的最小振幅级别如此具体。 时钟在 FPGA 中端接并以差动方式路由到 ADC、并且具有正确的阻抗。 ADC 是否需要额外的端接电阻器?

    此致、

    莫里茨   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    莫里茨

    时钟输入应与数据表的图33或34中所示的相同。 输出时钟需要在尽可能靠近负载的+和-信号上使用100欧姆端接电阻。 电源需要按照数据表第24页的"电源及其顺序"部分进行定序。 验证所有电源是否处于正确的电压电平。

    此致、

    Jim