This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42LB49:ADS42LB49与 ADS5500 SNR 间的关系

Guru**** 1821780 points
Other Parts Discussed in Thread: ADS5500, ADS42LB49, CDCV304, CDCE62002
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/926947/ads42lb49-ads42lb49-vs-ads5500-snr

器件型号:ADS42LB49
主题中讨论的其他器件:ADS5500CDCV304CDCE62002

您好!

我在两个 ADC 上执行512点 FFT、采样率为100MHz

使用差分时钟源的 ADS5500  

使用 CMOS 时钟源的 ADS42LB49  

输入信号约为8MHz。

在 ADS5500中、功率谱的 FFT 本底噪声看起来更低、我希望 ADS42LB49性能更好?

对 ADS42LB49使用 LVDS 时钟是否会产生重大影响? 哪些其他因素会影响 ADS42LB49的性能、

我使用的是 ADS42LB49EVAL 和用于 ADS5500的第三方电路板。

 

此致、

Mahmoud

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马哈穆德

    为了进行真正的测试、最好对两者使用相同的时钟源、因为时钟抖动会影响性能。 我建议使用连接到 EVM J3的干净信号发生器、并使用变压器 T5为 ADC 提供差分时钟。 您可能还需要在信号发生器和 SMA 之间添加带通滤波器(如果可用)。 您应该会获得此电路板的典型数据表编号。 您还会注意到、性能随着高时钟振幅而提高(数据表的图27和28)。 检查 ADC 引脚处时钟的振幅。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Jim、

    遗憾的是、我无法访问 ADS5500电路板上的时钟引脚。

    但时钟电路使用具有 CDCV304时钟缓冲 器和 SY100EPT28L 的常规100MHz 振荡器将 TTL 转换为 LVPECL。

    我使用 CDCE62002作为 ads42lb49eval 的时钟源、时钟源设置为3.3 votls CMOS 输出、但正如您提到的、有板载变压器、因此时钟是差分的。

    我刚刚注意到变压器的比率为4、所以时钟电压被4分频? 这是问题吗?

    我无法访问快速示波器来检查 ADC 输入上的时钟。

    我在 cdce62002 eval 和 ads42lb49之间使用3dB 衰减器、去除后、本底噪声降低了一点、但仍然比 ADS5500差。

    此致、

    CDCV304

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马哈穆德

    我认为问题是您的时钟源。 您需要尝试查找信号发生器来执行比较测试。 变压器实际上会放大时钟而不是将其分频。 您可能会超频时钟。 您需要测量 ADC 输入端的电平。  如果您的仪器只能测量较低的频率、请使用较低的时钟频率。  

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    我已经检查了 CDCE62002的输出、它是3.6伏 p-p、与在 ADC 时钟输入上测量的值相同。

    我正在使用 D2焊盘检查减影示波器的两个单端通道(A-B)

    我添加了13dB 衰减器、ADC 侧的电压现在为1V p-p、SNR 要好得多!

    该电压的理想值是多少? 在使用 LVCMOS 时钟和变压器将其转换为差分时、我不确定应该使用表的哪一行、如评估中所示。

    此致、

    Mahmoud

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马哈穆德

    我会调整 CMOS 输出电平、以便变压器后的差分时钟输入为1.5V p-p

    此致、

    Jim