This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AMC1306M25:如何设计数字输出电阻器

Guru**** 2507125 points
Other Parts Discussed in Thread: AMC1306M25

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/922742/amc1306m25-how-to-design-the-digital-output-resistor

器件型号:AMC1306M25

您好、专家:

我对数字输出上的电阻器有一个问题,我的客户在 CLK 和 DOUT 迹线中添加串联的电阻器,并找到电阻器的值

会对数据读取产生重大影响。

如果他们使用0欧姆或100欧姆,有时读取数据会出错,如果他们更改为30欧姆,问题可能会得到解决。

那么,我的问题是如何设计电阻器? 最有价值的是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jason、

    如果不详细介绍 PCB 结构和用于 AMC1306M25数字滤波的器件、这不一定是一个简单的问题。  您还能告诉我们什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、Tim、

    感谢您的回复,有关 PCB 信息,我仍在询问客户。 它们将 SINC3用于数字滤波器。  

    如今,客户可以捕获 FPGA 和 AMC1306之间的数据和时钟信号,如下所示:

    上升沿和下降沿似乎很慢,有时可能会错误地触发数据。

    它是否受到阻抗匹配电阻的影响? 如何调整?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jason、

    AMC1306在 MCLK 上升沿更改数据、因此有效数据将在 MCLK 下降沿读入 FPGA 上的 SINC3滤波器。  我粗略地猜测一下您发送的屏幕截图、它们具有~20ns 的设置时间和25/30ns 的保持时间。  我不明白为什么这会是他们的系统中的问题。  我唯一能想到的是、如果他们尝试在 MCLK 上升沿读取数据、就会导致问题。