This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC7551-Q1:未看到预期的输出电压

Guru**** 2387080 points
Other Parts Discussed in Thread: DAC7551-Q1, REF3125, DAC7551
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/921275/dac7551-q1-not-seeing-expected-vout

器件型号:DAC7551-Q1
主题中讨论的其他器件: REF3125DAC7551

您好!

我使用的是 DAC7551-Q1。 随附数据表: https://www.ti.com/lit/ds/symlink/dac7551-q1.pdf?ts=1592428323142&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FDAC7551-Q1

最终目标是使 DAC 输出65KHz 正弦波。 在 DAC 输出(Vout)上看到的唯一信号是~μ.5V 直流信号。

DAC 使用 SPI 接口与 tensy 4.1开发板通信;DAC 输入时钟以4MHz 运行。 DAC 的 Vdd 和 IOVdd 引脚连接在一起、并从 tensy 4.1开发板接收3.3V 电压。 VFB 引脚连接到 Vout 引脚。 目前、VrefH 引脚连接到 tensy 4.1上的3.3V。 我知道我最终将需要提供缓冲基准(REF3125)、但我希望在平均时间内使用 tensy 4.1不会导致任何问题。 目前没有旁路电容器、但我假设即使输出有点乱、我仍会在输出端看到正弦波。

根据数据表的第13页第7.3.3.3节:"加电时、所有寄存器清零、DAC 通道更新为零量程电压。 DAC 输出将保持此状态、直到写入有效数据。" ~这种情况、我为什么在加电时在 DAC 的输出端看到一个 Δ V .5V 信号? 此外,根据第7.3.3.5节,在!CLR 引脚变为低电平后,输出立即设置为零电平电压。我应该看到零电压,我不相信我是零电压,除非我不理解零电压(请参阅~.5V)。

数据表第14页的第7.5.1.1节指出!SYNC 引脚充当帧同步信号和芯片使能。 目前、!SYNC 高电平时间设置为10ms、并且在第一个字之前仅置位一次。 我是否需要在每个字之后或在第一个输入字之前持续将!sync 引脚置为有效?

我们非常感谢您的任何帮助、评论或示例代码。

谢谢、

-Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Alexander、  

    您还应验证您的接地连接是否良好。  简单的原理图也会有所帮助。

    我通常建议您在总线空闲时保持 SYNC 高电平。  您在字开始前将其置为低电平、然后在字完成后将其置为高电平。

    让我们从您的设置的完整原理图开始、看看您是否首先遇到接线问题。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Paul 的快速回答。

    为了澄清、我需要在每个字之前将 SYNC 置于低电平、而不仅仅是第一个字。 然后在空闲状态期间保持 SYNC 高电平。  

    所附为我的原理图图片。  e2e.ti.com/.../DAC_5F00_Schematic.pdf

    谢谢、

    -Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    感谢您提供原理图。  我只看到一个问题。  您已将/CLR 拉至低电平、这意味着器件始终处于清零模式。 该引脚为低电平有效、因此您应该在引脚上有一个上拉电阻器、并通过开关将其接地。

    尝试将 CLR 连接到3.3V 以进行调试。

    此外、您可能需要使用示波器验证 SDO 和 SDIN 引脚是否正确。  我看到一些 MCU 将 SDIN 和 SDO 列为串行数据输入和串行数据输出、在这种情况下、您错误地将其接线。  但我还看到 MCU 将它们列为从器件数据输入和从器件数据输出、这意味着您没有正确连接它们。  您可能需要对其进行验证。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Paul 的帮助。 我焊接在新的 DAC7551芯片中、这解决了问题。 我现在看到输出端的预期正弦波。 我想我在第一个芯片上做了一个糟糕的焊接工作。 我还根据您的上述评论拉高了/CLR 引脚。  

    谢谢、

    -Alex