1.当 xRESET 引脚为低电平时、DOUT/SYNC 引脚将执行什么操作? 查看数据表中的图3和时序表...但客户询问这一点、我找不到答案...
2.在待机模式下、当 CS 引脚为低电平时、DOUT/同步引脚是否会发送任何类型的数据?
谢谢!
Darren
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
1.当 xRESET 引脚为低电平时、DOUT/SYNC 引脚将执行什么操作? 查看数据表中的图3和时序表...但客户询问这一点、我找不到答案...
2.在待机模式下、当 CS 引脚为低电平时、DOUT/同步引脚是否会发送任何类型的数据?
谢谢!
Darren
您好 Darren、
请参阅下面的我的回答。
此致、
Bob B
[引用 user="Darren (FAE)"]
器件型号: ADS124S08
1.当 xRESET 引脚为低电平时、DOUT/SYNC 引脚将执行什么操作? 查看了数据表和时序表中的图3。。。。但是客户询问这一点、我找不到答案。。。。。。。。。。。DOUT/nDRDY 是一个由 CS 控制的输出引脚、START/SYNC 是一个输入引脚。 您所要求的并不完全清楚、但数字输入引脚绝不应悬空、并且应在输入引脚上具有稳定的逻辑高电平或低电平。 这可以通过使用上拉或下拉电阻器进行设置。 对于输出引脚 DOUT/nDRDY、该引脚的状态将取决于 CS 在正常条件下的状态。 DRDY 引脚是始终驱动的输出引脚。 复位时、DRDY 引脚将变为高电平。
2.在待机模式下、当 CS 引脚为低电平时、DOUT/同步引脚是否会发送任何类型的数据? [BOB]同样、您询问的内容不清楚。 待机不同于断电。 待机模式正在等待 START 命令或 START/SYNC 引脚变为高电平以启动转换模式。 请参阅 ADS124S08数据表的第9.4节。 DOUT/nDRDY 将在最后一个命令操作的最后一个逻辑状态下处于活动状态。 因此输出可以是高电平或低电平。 如果发出 RDATA 或 RREG 等命令、则 DOUT/nDRDY 引脚将按预期输出数据。
谢谢!
Darren
[/报价]
尊敬的 Bob:
我花了一些时间来审查这项请求、我认为我可以澄清。
1.当 xRESET 为低电平时、DOUT 和 SYNC 引脚的状态是什么?
- SYNC 引脚应该有一个上拉/下拉电阻器、所以当 xRESET 引脚被下拉为低电平时、它将是逻辑高电平还是低电平-是吗?
- DOUT 是一个输出、如果在 CS 为高电平时拉低 xRESET、DOUT 保持高阻抗-是吗?
-如果 xRESET 在 CS 为低电平时被拉低、DOUT 将保持在它被驱动的任何状态(高电平/低电平)-是吗?
-如果 xRESET 被拉低、CS 改变状态、DOUT 引脚将会怎样做?
2.在待机模式下、如果 CS 引脚为低电平:
- ADS124S08正在等待 START 命令或 START/SYNC 引脚变为高电平;当它变为高电平时、它将启动转换模式-已理解
因此、DOUT 引脚 不是高阻抗、并且在待机模式之前保持先前操作期间的任何状态(高/低)-是吗?
- SYNC 引脚是输入、应由 MCU 驱动为低电平、或通过下拉电阻器拉低电平...当它变为高电平时、ADC 将离开待机模式并进入转换模式-是吗?
谢谢、
Darren
您好 Darren、
请参阅下面的我的回答。 在某些情况下、我需要与数字设计人员进行验证、我会尽快再次做出响应。
此致、
Bob B
[引用 user="Darren (FAE)"]
尊敬的 Bob:
我花了一些时间来审查这项请求、我认为我可以澄清。
1.当 xRESET 为低电平时、DOUT 和 SYNC 引脚的状态是什么?
- SYNC 引脚应该有一个上拉/下拉电阻器、所以当 xRESET 引脚被下拉为低电平时、它将是逻辑高电平还是低电平-是吗? [BOB]由于这是一个输入引脚、因此输入的状态将由外部控制。 正如您所说的、它可以是上拉、下拉或由微控制器控制。
- DOUT 是一个输出、如果在 CS 为高电平时拉低 xRESET、DOUT 保持高阻抗-是吗? [BOB] 是的、应该是正确的、但我需要与设计人员进行验证。
-如果 xRESET 在 CS 为低电平时被拉低、DOUT 将保持在它被驱动的任何状态(高电平/低电平)-是吗? [BOB] Maybe。 我必须向设计人员询问引脚的操作。 基本上、复位发生在复位引脚的上升沿。 我同意不清楚在复位为低电平时器件的操作是什么。
-如果 xRESET 被拉低、CS 改变状态、DOUT 引脚将会怎样做? [BOB] 我需要询问设计人员。
2.在待机模式下、如果 CS 引脚为低电平:
- ADS124S08 正在等待 START 命令或 START/SYNC 引脚变为高电平;当它变为高电平时、它将启动转换模式-已理解
因此、DOUT 引脚 不是高阻抗、并且在待机模式之前保持先前操作期间的任何状态(高/低)-是吗? [Bob]是的。
- SYNC 引脚是输入、应由 MCU 驱动为低电平、或通过下拉电阻器拉低电平...当它变为高电平时、ADC 将离开待机模式并进入转换模式-是吗? [BOB]是、如果将 START/SYNC 引脚拉至高电平、ADC 将从先前的待机状态进入转换模式。
谢谢、
Darren
[/报价]
您好 Darren、
以下是数字设计人员的回答:
- DOUT 是一个输出、如果在 CS 为高电平时拉低 xRESET、DOUT 保持高阻抗-是吗?
[DD]是、DOUT 的高阻抗状态仅由 CSn 控制。 只要 CSn 为高电平、DOUT 就会保持高阻抗状态。
-如果 xRESET 在 CS 为低电平时被拉低、DOUT 将保持在它被驱动的任何状态(高电平/低电平)-是吗?
[DD]在本例中、DOUT 将变为低电平。 RESET 引脚复位器件中的所有器件、包括 SPI 接口和输出移位寄存器、这反过来又导致 DOUT 被拉低
-如果 xRESET 被拉低、CS 改变状态、DOUT 引脚将会怎样做?
[DD]如果 CSn 在复位为低电平时从高电平转换为低电平、用户将看到 DOUT 从高阻抗变为驱动低电平。 如果 CSn 正在改变状态并变为高电平、则用户将看到 DOUT 从驱动的低阻抗变为高阻抗。
此致、
Bob B