主题中讨论的其他器件: DAC91001、 ADS7056、 OPA836、 ADS7046
您好!
我想构建一个 ADC 测试环境、 该测试环境可在 1.65V 至3.60V 之间实现大约14位的电压。因此、我选择 ADS7052作为我的开发工具。
随附的文件是我的第一版原理图、非常感谢您对该原理图提出一些建议和更正。
谢谢!!
文
e2e.ti.com/.../Imitate-ADS7052.pptxe2e.ti.com/.../Imitate-ADS7052.pdf
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我想构建一个 ADC 测试环境、 该测试环境可在 1.65V 至3.60V 之间实现大约14位的电压。因此、我选择 ADS7052作为我的开发工具。
随附的文件是我的第一版原理图、非常感谢您对该原理图提出一些建议和更正。
谢谢!!
文
e2e.ti.com/.../Imitate-ADS7052.pptxe2e.ti.com/.../Imitate-ADS7052.pdf
你好,Cynthia:
感谢您的善意回复! 根据您的笔记、
>>输入源是什么?
对于动态测试:ADC 的源可能来自 Audio Precision,输入路径上没有电容器。
对于静态或线性测试:可以考虑 ADC 的源来自18位非缓冲 DAC,例如 DAC91001,以生成从0到 AVDD 的斜坡。 但是、我正在尝试研究其数据表并评估板文档。 您能给我一点时间来了解一下 DAC91001准备就绪电路、然后与您进行讨论吗? 或者您是否有其他关于14位 ADC 线性测试的建议?
关于获取数据的问题,由于 ADS7052具有一个 PHI 板,该板包含用于分析 FFT 结果的 EEPROM 和 GUI,我是否可以使用此开发工具来获取数据并对其进行分析? 谢谢!
B.R
文
您好!
对延迟答复表示歉意
我希望你能够向前迈进。
我相信、如果您按照建议操作:已卸下所有输入电容器、并更换了数百皮法拉电容器、那么您应该能够完成测试。
对于 DAC91001、似乎需要在输出端使用缓冲放大器来驱动电压。 如果您不使用缓冲器、并将 DAC 直接连接到 ADC、则可能会导致趋稳误差。 在较快的采样率下、这些误差会变得更糟。
是的、ADC 的 EVM 和 GUI 可以帮助收集和分析数据。 EVM 还具有板载放大器、可用于将信号从 DAC 驱动到 ADC
此致
Cynthia
你好,Cynthia:
感谢您的宝贵建议。
我将使用 pF 替换输入电容器。
有关这些输入电容器的问题是,有一份文档说在不驱动 OPA 的情况下驱动 ADC (如图87所示)。
它说、"在不驱动 OPA 的情况下驱动 ADC "通常用于低功耗或低速应用。
但是,如果我想评估 ADS7052 (1MSPS)和 ADS7056 (2.5MSPS),是否应该添加 OPA836作为高速应用的输入驱动器?
我的输入源来自 Audio Precision (APX-525)
我选择 OPA836的原因是这样的
OPA836具有大约560V/us 的高压摆率
2.增益= 0dB 时的相位裕度约为73度(显示为附加文件)
3.建议添加 OPA836的驱动程序 ADS7046 (12位)
谢谢!
B.R
你好,Cynthia:
感谢您的详细回复!
因为我的输入信号将是一个大约1k ~ 10kHz 的正弦波。
它似乎不是一个需要通过 OPA 驱动的非常快的信号。
有关 ADS7052在低电压下运行的另一个问题。
1. SCLK、CSB 和 SDO 的基准电压电平是多少(从 DVDD 或内部电平转换器跟踪)?
2.如果我选择 AVDD = 1.65V、DVDD = 1.65V、我应该让 SCLK、CSB 等控制信号... 工作电压为1.65V?
3.如果不建议使用第二种情况,我是否可以在没有 I/O 接口电平转换器的情况下尝试使用 AVDD = 1.65V、DVDD = 3.6V 的情况? (我的控制信号大约为3.3V)
谢谢!
B.R
文
正确、在这些低频下可能不需要输入运算放大器
ADS7052数字输出通信引脚被拉高至 DVDD 电压;输入数字引脚将使用 DVDD 电压作为器件解密低电平或高电平状态的基准电压。
正确、数字引脚应在 DVDD 电压下工作。 AVDD 电压对器件的数字通信没有影响。
3.电源、AVDD 和 DVDD 相互独立。 这意味着无论 AVDD 电压如何、DVDD 均可设置为任何电压。 因此、在这种情况下、可以将 DVDD 设置为更高的3.6V、同时 AVDD =1.65V。 这是可以接受的。
此致
Cynthia
您好、Cynthia:
很抱歉耽误你的回答、感谢你的详细回答!
由于逻辑分析仪需要设置为特定的触发电平、并且 DVDD 不是会降低性能的影响因素。
将 DVDD 固定在3.3V 将有利于环境。
非常感谢您对此应用电路的建议! 我将尝试在 PCB 上实现此电路、谢谢您!!
我可以麻烦您一些有关 INL 和绝对误差的问题吗?
从该图中可以看到、我们可以通过正弦方法的直方图获得 DNL 和 INL。
但是,如果我想估计精度,例如2^(理想位数) -log(绝对误差),但不是 ENOB...
您能否与我分享一下如何估算绝对误差的理想情况?
谢谢!
B.R
文
很高兴它能提供帮助
有一个关于 总体未调整误差的好博客、我想可以解释一下、如果您也想查看其他器件、这是三部分博客的第2部分。
如果您一直有疑问、请告诉我
此致
Cynthia