This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8326:过冲和下冲条件

Guru**** 1825110 points
Other Parts Discussed in Thread: ADS8326
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/944279/ads8326-over--and-undershooting-conditions

器件型号:ADS8326

大家好、

我们的客户目前正在使用 ADS8326。 它们目前正在经历 DCLOCK 和 CS/SHDN 的过冲和下冲信号输入。

VDD = 5V
过冲:最大5.96V、额定电压为5.3V
下冲:相对于额定-0.3V、最大值-1.0V

这些条件是在大约2ns 的启动(过冲)和关闭(下冲)期间出现的。 ADS8326是否可接受这些条件? 他们目前正在考虑在数字输入端插入一个转储电阻器。 非常感谢您的投入。 提前感谢!


此致、

Jejomar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jejomar、

    这些条件类似于快速 ESD 事件。  内部 ESD 二极管肯定会导通、如果2ns 脉冲期间的电流足够高、则会对器件造成损坏。 我们确实将流入 ESD 二极管的持续输入电流指定为+/-20mA;如果电流小于此值、则不会损坏器件。

    遗憾的是、对于更高的输入电流、我们没有任何可以预测此特定情况是否可接受的测试数据。   

    我同意客户应考虑添加阻尼电阻器、外部 ESD 二极管或某种类型的 RC 滤波器来限制峰值过冲/下冲。

    此致、
    Keith Nicholas
    精密 ADC 应用