This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8163T:在 CLR 引脚变为低电平并进行复位后、Vout 将接地

Guru**** 2387060 points
Other Parts Discussed in Thread: DAC8163T
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/941734/dac8163t-vout-will-go-to-ground-after-clr-pin-goes-low-as-reset

器件型号:DAC8163T

大家好、

客户正在使用我们的 DAC8163T、加电时、Vout 将处于中标度2.5V。

它们使用内部 Vref、复位后(CLR 引脚变为低电平、然后变为高电平)、Vout 将变为0V 并停留在0V。

您是否知道复位后 Vout 无法保持2.5V 的原因?

我在数据表中找到了说明:  在为器件供电之前,不应将器件引脚拉高。

我们无法保证在器件上电之前没有时钟信号。

在本例中、它是否仍然正常?

他们已经使用 DAC8163T 多年、这是他们第一次看到这个问题。

谢谢你。

此致、

Cindy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    如数据表中所述,在为器件(包括 SCLK)供电之前,任何引脚都不应变为高电平。

    您能不能简单描述一下为 DAC 上电后的事件序列、以便更好地理解。 它是否如下所示?

    为 DAC 加电(I ASSUME CLR 引脚在此期间处于低电平并变为高电平)

    2、测量电压为2.5V

    3、CLR 引脚变为低电平并变为高电平、对吧?

    此致、

    AK

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、AK、

    是的、你是对的。 顺序与您向下列出的顺序相同。

    完成这些步骤后、Vout 将为0V。

    是否有任何原因会导致此问题?

    谢谢你。

    此致、

    Cindy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    当您将 CLR 引脚置为低电平和高电平转换时、我可以获得器件电源、输出和 CLR 引脚的示波器截图吗?

    另外、请在将 CLR 引脚置为低电平到高电平转换后检查基准电压输出。

    请按照数据表中的加电顺序进行操作。 在为器件供电之前、任何器件引脚都不应变为高电平。

    此致、

    AK

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、AK、

    客户可以执行软件复位、但无法通过 CLR 引脚执行硬件复位。

    请告诉我们的 EVM 是否可以进行硬件重置吗?

    如果是、则问题可能是上电序列。

    谢谢你。

    此致、

    Cindy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    使用 CLR 引脚、无法对器件进行完全复位。 除 DAC 数据输入寄存器外的所有 DAC 寄存器都将处于先前状态。

    数据寄存器将根据器件清零。 如果是 DAC8163T、则输出将清零至中标度电压。

    此器件不使用引脚进行硬件复位,其所具有的只是软件复位、CLR 功能。 SW 复位将根据 DB0位进行整个器件复位或仅进行部分复位。

    希望这能澄清。

    此致、

    AK

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、AK、

    感谢您的解释。

    基本上,在触发 CLR 引脚之后,输出将通过使用我们的 DAC8163T EVM 清零至中标度电压,对吧?

    客户希望看到输出行为达到中量程、但无法通过 CLR 引脚实现。

    因此、他们只是想知道我们的 EVM 是否可以这么做。

    谢谢你。

    此致、

    Cindy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能否查看他们如何在 EVM 中执行 CLR?

    它们只需在 JP1中放置一根跳线、并按照下面的原理图中所示移除、即可激活 CLR 功能。 这将导致 CLR 信号下降沿。

    此致、

    AK