主题中讨论的其他器件:ADC128S102、
我有一位客户考虑将该产品的非太空版本用于工程开发。 您能评论以下内容吗?
我们希望在低于500kSPS 的采样率下使用 ADC128S102QML-SP、并希望将 ADC128S102用于我们的开发板。
非 SP 器件的最低采样率为500kSPS、而 SP 器件的最低采样率为50Ksps。 尽管非 SP 数据表中的最小采样率为500kSPS、但有多个点引用了较低的采样率。
两者的采样率与 SPI 总线时钟频率相关、并且在最小采样率差异之后、最小 SPI 时钟速率也不同。
我们知道、我们可以关闭两次采样之间的 ADC 以降低有效采样率、但这仍然需要我们保持更高的 SPI 总线时钟。
是否可以以较低的 SPI 时钟速率运行 ADC128S102 (非 SP)、例如对于400Ksps 的采样率为6.4MHz、因此它的功能将与我们将用于完整设计的 SP 版本相同?