This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好
我想在我的应用中使用 DAC PLL。
我的要求是
串行器/解串器速率:6.25Gbps
DAC 插值:x8
采样率:2500MHz
我的配置是
DAC 输入时钟:312.5MHz
DAC 输出时钟:2500MHz
JESD 时钟:312.5MHz
串行器/解串器时钟:6250 MHz
我的配置是否正确?? (我对 SERDES 时钟有疑问)
我尝试过多种配置、但无法锁定 DAC PLL
您能帮我配置吗??
我已经尝试过这种方法
你(们)好
请找到我的配置文件的附件、了解不带 DAC PLL 的 x8插值。
e2e.ti.com/.../without_5F00_PLLL.txt
现在、为了使用 DAC PLL 和 SERDES PLL、我已向其添加了更多配置
0x02 0x2082 #config2
0x1A 0x0000 #config26
0x23 0x0000 #config35
0x25 0x6000 #config37 Div8
0x31 0x6408 #config49
0x32 0x0F00 #CONFIG50预分频器= 2、M 分频器= 16
0x33 0x4D84 #CONFIG51 PLL_VCO_Sel = 0、PLL_VCO = 38、PLL_VCO_itune = 11、
0x3B 0xF100 #CONFIG59 SERDES 时钟= PLL 时钟、分频值= 16
0x3C 0x82A0 #CONFIG60 VRANGE = 1、MPY = 20 (对于6.25Gbps 的 SERDES 速率、MPY 存在疑问)
0x3E 0x0040 #CONFIG62 RATE =四分之一
请验证这些配置
即使使用这些配置、PLL 也不会被锁定
是否有任何理解差异??
请帮帮我
Pavan、
串行器/解串器时钟应为3.125G。 速率=一半、MPY = 5、M 分频器= 8、N 分频器= 1、预分频器= 2。 VCO = 5GHz、PLL 调优~ 28。
请参见随附的。
此致、
Jim
你好、Jim
如果我将 SERDES 时钟配置为6.125G 且速率=四分之一、会发生什么情况?
我会得到相同的结果吗?
e2e.ti.com/.../5504.DAC38J84-Clock_2C00_-PLL-and-SERDES-Configuration.docxPavan、
您将超出此时钟的范围。 有关详细信息、请参阅随附的。
此致、
Jim