This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DL3200:SYSREF 内部终端

Guru**** 2582405 points
Other Parts Discussed in Thread: ADC12DL3200, LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/929329/adc12dl3200-sysref-internal-termination

器件型号:ADC12DL3200
主题中讨论的其他器件: LMX2594

您好!

我设计了一个采用 ADC12DL3200的电路板。 驱动 ADC 的 SYSREF 输入
由 LVPECL 缓冲器提供。 SYSREF 信号由频率为10MHz 的5个脉冲组成。

如果我使用交流耦合、并且我设置 EN_LVPECL = 0位、则的 P 和 N 线路
SYSREF ADC 输入偏置为0.3V。 正确吗?

如果 SYSREF 为0、则 P 和 N 信号均为0.3V、并且 ADC 持续复位。
正确吗?

仅当 SYSREF 持续变化时、才能使用交流耦合。 正确吗?

此致、
Daniele Sassaroli

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniele、

    如果 SYSREF_RECV_EN = 1、则 SYSREF 偏置 为0.3V。 如果该寄存器设置为0、 则 BIAS = VA11。

    您可以将交流耦合与脉冲一起用于 SYSREF。 只需在最后一个脉冲之后使用寄存器 SYSREF_RECV_EN 禁用 SYSREF 接收器电路。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    我已经阅读了您的建议、这是可能的、但我认为同步并不容易
    LMX2594生成的最后一个脉冲(SYSREF 配置中的 B 通道)
    寄存器的一个位通过串行端口进行写入。  

    但是、我了解到在使用交流耦合时存在问题
    不是 sysref 信号:ADC 的内部分频器可以连续复位。

    另一种可能的解决方案是增加 sysref 发送周期并禁用
    SYSREF 接收器、此时 sysref trasmission 肯定处于活动状态。 在本例中、我不知道
    如果接收器的异步禁用生成毛刺脉冲或奇怪的最后一个 sysref 脉冲。
    您认为这是个问题吗?

    在我的设计中、我使用 sysref 信号来同步两次 ADC12DL3200采集、

    提前感谢。

    此致、
    Daniele  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniele、

    在与另一位工程师就该器件的 SYSREF 操作进行咨询后、我们得出了以下结果:

    禁用 SYSREF 处理不会导致接口选通时序的相位发生任何翻转。 它的工作原理与 ADC12DJxx00器件上的 SYSREF 处理启用/禁用相同。

     

    如果 SYSREF 是交流耦合 的、则应仅禁用/启用 SYSREF 处理、SYSREF 接收器应保持启用状态。

    此致、

    Jim