This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1672:ADS1672的 DRDY 延迟

Guru**** 2386610 points
Other Parts Discussed in Thread: ADS1672
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/776596/ads1672-delay-of-drdy-of-ads1672

器件型号:ADS1672

亲爱的、大家好

客户正在使用 ADS1672。
使用了多个 ADS1672、但需要同时采样。
因此、我有以下问题。
此外、它们使用"SCLK_SEL = 1"模式。

a:在以下条件下、能否保证每个 ADS1672在同一 CLK 边沿上采样?
-将相同的 CLK 连接到每个 ADS1672的 CLK 终端。
-通过观察“图3”的指定值,输入 START 信号。 启动时序"。

b.他们想知道输出 DRDY 的 CLK 边沿、以查看 ADS1672是否在同一 CLK 边沿上采样。
因此、我想知道从 CLK 到 DRDY 的延迟值的最大值。
请告诉我 Tclkdr 的最大值。 如果无法保证、则假设值(设计值等)也很好。

b 中的问题对于确定它们可以使用的 CLK 的最大频率是必要的。

请告诉我这两个问题。

谢谢、Masami M.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Masami,

    对于问题(a)、是、只要 ADS1672和 START 信号共享相同的 CLK 和 START 信号、它们将在遵循数据表图3中的时序要求时同步到相同的时钟边沿。

    对于问题(b)、正如您所注意到的、从 CLK 的下降边沿到 DRDY 的上升边沿之间存在一些差异(Tclkdr)。 我们没有关于最小值/最大值的任何特性数据、但您可以预期、该延迟在整个温度范围内为37nS +/-20%。

    SCLK 的速度至少可以是 CLK 的2倍。 如果您监控单个 DRDY 输出并等待~15ns、则可以假设所有 DRDY 均已切换、然后从所有 ADC 中检索数据。

    此致、
    Keith N.
    精密 ADC 应用
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Keith San、

    感谢您的回答。
    我会回复客户。

    谢谢、Masami M.