请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
在使用 Δ-Σ ADC 进行设计时、如何减少传递到系统中的基准噪声量?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在使用 Δ-Σ ADC 进行设计时、如何减少传递到系统中的基准噪声量?
减少传递到系统中的基准噪声量的一种常见方法是限制系统的整体 ENBW。 这可以通过降低 ADC 的输出数据速率来实现。 图8显示了降低 ADC 的输出数据速率如何同时降低 ADC 噪声和基准噪声。 例如、在 ENBW = 0.6Hz (左)和 ENBW = 96Hz (右)之间、100%利用率下的基准噪声降低了2.3倍、而 ADC 噪声降低了10倍、从而使总噪声大幅降低。
图8:限制 ENBW 可降低总噪声:0.6Hz (左)、24Hz (中)、96Hz (右)
阅读 第9部分 、详细了解您的参考配置如何同时减少传入系统的参考噪声量。