请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
主题中讨论的其他器件:ADS124S08您能否解释一下 Δ-Σ ADC 的数字滤波器频率响应如何随时钟频率变化?
此致、
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在解释 Δ-Σ ADC 的时钟频率如何影响其数字滤波器频率响应之前、最好先基本了解 Δ-Σ ADC 中常用的数字滤波器。 以下应用手册提供了简要概述: Δ-Σ ADC 中的数字滤波器类型
通常、Δ-Σ ADC 的数字滤波器频率响应以及输出数据速率会直接随时钟频率而变化。
请考虑以下示例。 想象一下在 ADC 的标称时钟频率下输出数据速率为10SPS 的正弦滤波器。
如果时钟频率加倍、输出数据速率将翻倍至20SPS。 同时、-3dB 转角频率增加2倍、滤波器陷波现在以20Hz 的倍数而非10Hz 的倍数出现。
下图显示了使用 ADS124S08的 SINC3滤波器的示例。
红色线表示使用2.048MHz 时钟的频率响应、黑色线表示使用4.096MHz 时钟的频率响应。
在这两种情况下都使用了相同的 OSR (过采样率):256kHz/20Hz = 128。
此致、